发明名称 | 数字式梳状滤波器电路的结构 | ||
摘要 | 一种数字式梳状滤波器电路的结构。运用于Sigma-Delta调制的输出流滤波电路中,从而得到Sigma-Delta调制的采样输出结果。本实用新型由一个385bit移位寄存器(2)和一个3阶128点梳状滤波器组成,在每个过采样时钟周期里,Sigma-Delta调制器输出的1bit数据(1)输入移位寄存器(2)中,同时移位寄存器(2)中的D0位(3)、D128位(4)、D256位(5)和D384位(6)组成的4位地址线(7),用来选通16选1开关(10)、(11)、(12)和(13)。这四个16选1开关都是固定输入的,在地址线(7)的选择下,将其中的一路输入选通。四个开关一共选通四路输入,共同组成M/2的4bit数据(8)。然后进入积分环节(9)。具体来说,首先经过加法器(14)计算,结果存入寄存器(15);同时寄存器(15)中原来的数据经过加法器(16)的运算,结果存入寄存器(17);同样的时刻,寄存器(17)中原来的数据经过加法器(18)的运算,结果存入寄存器(19);而寄存器(19)中原先的数据作为滤波器的结果(20)输出。 | ||
申请公布号 | CN2669481Y | 申请公布日期 | 2005.01.05 |
申请号 | CN200320122935.4 | 申请日期 | 2003.12.26 |
申请人 | 上海复旦微电子股份有限公司 | 发明人 | 赵磊 |
分类号 | H03H17/00 | 主分类号 | H03H17/00 |
代理机构 | 上海正旦专利代理有限公司 | 代理人 | 姚静芳;王福新 |
主权项 | 1、一种数字式滤波器电路的结构,该电路结构是实现将Sigma-Delta调制器输出1bit数据转换为16bit模数采样数字信号的过程,其特征是该电路是一个385bit移位寄存器(2)和一个3阶128点梳状滤波器联接组成,该电路中在每个过采样时钟周期里,Sigma-Delta调制器输出的1bit数据(1)输入移位寄存器(2)中,同时移位寄存器(2)中的D0位(3)、D128位(4)、D256位(5)和D384位(6)输入梳状滤波器,在同一个过采样时钟周期里,滤波器计算结果(20)的高16bit是采样数字信号输出。 | ||
地址 | 200001上海市北京东路668号C区7楼 |