发明名称 采用分相合闸抑制变压器合闸涌流的方法及其电路
摘要 本发明涉及一种采用分相合闸抑制变压器合闸涌流的方法和电路,属于电力设备技术领域。本方法首先在变压器的中性点接入一个电阻,其阻值为R=(0.05~0.1)X,其中X为变压器的开路阻抗;依次将变压器三相开关合闸;等变压器达到稳定状态后,短接中性点电阻,使电阻退出运行。本发明的电路,包括变压器,提供电力;第一开关,用于使三相开关依次合闸;第二开关,使变压器中性点电阻短接;中性点电阻,该电阻与变压器中性点相接,用于抑制变压器合闸时的涌流。本发明提出的采用分相合闸抑制变压器合闸涌流的方法及其电路,可以有效地抑制变压器的合闸涌流,可以使涌流降低80%-90%。而且电路简单,设备投资少,工程上容易实现。
申请公布号 CN1560974A 申请公布日期 2005.01.05
申请号 CN200410007527.3 申请日期 2004.03.12
申请人 清华大学 发明人 陈水明
分类号 H02H7/04;H01F27/40;H01F27/34 主分类号 H02H7/04
代理机构 北京清亦华知识产权代理事务所 代理人 罗文群
主权项 1、一种采用分相合闸抑制变压器合闸涌流的方法,其特征在于该方法包括以下步骤:(1)在变压器的中性点接入一个电阻,其阻值为R=(0.05~0.1)X,其中X为变压器的开路阻抗;(2)依次将变压器三相开关合闸,两次合闸之间延迟1个以上工频周波;(3)等变压器达到稳定状态后,用短接变压器中性点电阻,使电阻退出运行。
地址 100084北京市海淀区清华园