发明名称 一种用于集成电路设计的静止图像压缩码率控制方法
摘要 本发明涉及一种用于集成电路设计的静止图像压缩码率控制方法,属于信息技术中数字图像信号处理和超大规模集成电路的设计技术领域。本方法首先将由EBCOT第一层编码得到的一个编码块的码字和码流信息分别缓存到静态存储器;计算当前编码块内各个过程扫描的率失真斜率,并保证单调递减;根据给定门限查找得到最优截断点;根据截断点的扫描数进行截断。本方法与具体小波滤波方法的选择和实现无关,只要求EBCOT第一层编码中采用隐含量化方式,除了可以作为JPEG2000静止图像集成电路压缩系统的重要部分,还可以在数码相机、数码监控、移动电话、视频电话等商业应用方面得到迅速的推广。
申请公布号 CN1560917A 申请公布日期 2005.01.05
申请号 CN200410007526.9 申请日期 2004.03.12
申请人 清华大学 发明人 张利;刘雷波;陈宁;谢时根;赵伟;李德建;王志华;陈弘毅
分类号 H01L21/82;G06F17/50 主分类号 H01L21/82
代理机构 北京清亦华知识产权代理事务所 代理人 罗文群
主权项 1、一种用于集成电路设计的静止图像压缩码率控制方法,其特征在于该方法包括以下步骤:(1)将由优化截断嵌入式分块编码中第一层编码得到的编码块的码字和码流信息缓存;(2)计算上述编码块内的过程扫描的率失真斜率,对率失真斜率进行调整,使其呈单调递减;(3)根据设定的率失真斜率门限,从上述计算调整后的率失真斜率中得到最优截断点;(4)根据上述最优截断点的扫描数,对码字和码流信息分别进行截断;(5)重复步骤(1)~(4),完成静止图像压缩码率的控制。
地址 100084北京市海淀区清华园