发明名称 |
一种光同步数字传输系统中的数字接口电路及其数据解复用方法 |
摘要 |
本发明的一种光同步数字传输系统中的数字接口电路及其数据解复用方法,其接口电路包括一数据复用模块和数据解复用模块,所述数据复用模块对数据复用,并将预定个数的数据指示信号复用为1个状态指示信号,选择发送数据与时钟的对应时序,发送CPU的接口配置的告警信息,其还包括时钟沿生成子模块,发送时序计数子模块,发送时序选择子模块,告警及时序配置子模块,数据复用子模块。本发明由于设计了数据定界子模块,设立了数据定界状态机,并提出了接口数据解复用算法,增加了数据恢复的稳定和容错,削弱了由于系统的电平波动对数据恢复的影响。 |
申请公布号 |
CN1556593A |
申请公布日期 |
2004.12.22 |
申请号 |
CN200310117665.2 |
申请日期 |
2003.12.31 |
申请人 |
中兴通讯股份有限公司 |
发明人 |
田小峰 |
分类号 |
H04B10/02;H04L29/10;H04J3/06 |
主分类号 |
H04B10/02 |
代理机构 |
中原信达知识产权代理有限责任公司 |
代理人 |
张天舒 |
主权项 |
1、一种光同步数字传输系统中的数字接口电路,其包括一数据复用模块,所述数据复用模块对数据复用,并将预定个数的数据指示信号复用为1个状态指示信号,选择发送数据与时钟的对应时序,发送CPU的接口配置的告警信息,其还包括时钟沿生成子模块,发送时序计数子模块,发送时序选择子模块,告警及时序配置子模块,数据复用子模块;所述时钟沿生成子模块为在复用的异步时钟域中,用快速时钟采样慢速时钟,进而得到快速时钟、慢速时钟以及已复用数据的时序关系;所述发送时序计数子模块用于为发送的时序记数,在快速时钟、慢速时钟和已复用数据的时序关系下,在相应的时序插入相应的数据;所述发送时序选择子模块为输入告警及时序配置子模块的配置信息,在快速时钟、慢速时钟及已复用数据中形成多个时序关系中,选择其中一种作为输出;所述告警及时序配置子模块为可通过CPU配置的子模块,该子模块中的寄存器可以选择输出时序,以及系统配置告警信息;所述数据复用子模块分别与所述发送时序计数子模块、所述发送时序选择子模块、所述告警及时序配置子模块通讯连接,该数据复用子模块为数据复用的转换子模块,同时将状态指示信号复用为较少位的状态指示信号。 |
地址 |
518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦A座6层 |