发明名称 了解服务品质之扩充机构
摘要 在一包含复数个有个别界面的周边的资料通讯系统中,此界面具有驱动程式并且连结到共同汇流排来与管理系统通讯,此界面具有不同的即时性需求;ATM SAR及排程器采用一具不同层级服务的预定PHY层级界面,此PHY界面系当做QOS(服务品质),所知的给周边用的一般主控-附属汇流排,该周边是当做附属装置,藉之个别的驱动程式需求可加以简化或消除。一预定的PHY层级界面为ATM论坛UTOPIA,每个周边被定址为分别的UTOPIA附属埠。本发明揭示一个需要支援不同即时性需求之界面的系统如何透过使用共同汇流排得到支援。
申请公布号 TWI223962 申请公布日期 2004.11.11
申请号 TW089103796 申请日期 2000.03.17
申请人 迈瑞特有限公司 发明人 马丁K. 杰克生
分类号 H04Q11/04 主分类号 H04Q11/04
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种资料通讯系统,包含复数个具有个别界面的周边装置,该等界面有装置驱动程式并连结到一共同滙流排来与一管理系统进行通讯;此通讯包含即时的资料传输,藉此每个界面的管理取决于界面的形态以及正在传输的资料形态,该等界面具有不同的即时性需求;其特征在于该系统备有一ATM SAR及排程器,其采用一具不同层级服务的预定PHY层级界面,该PHY界面作为用于当做从属装置的周边装置的感知QOS(服务品质)的共同主控一从属滙流排,藉此基于使用每一周边之ATM排程与服务品质性质而简化或消除个别的驱动程式需求。2.如申请专利范围第1项的系统,其中预定的PHY层级界面在此定义为UTOPIA,该定义系根据ATM论坛,其中每个周边装置由该ATM SAR及排程器所定址作为分别的UTOPIA从属埠。3.如申请专利范围第2项的系统,其中该ATM SAR及排程器利用预定的ATM流量类别提供该PHY层级界面的调速功能。4.如申请专利范围第1至3项的任一项之系统,其中该ATM SAR及排程器实施一流量类别VBR5.如申请专利范围第1至3项的任一项之系统,其中定作而与分时多工(TDM)界面工作的周边装置藉由利用PHY层级界面做为讯框时序逻辑以及串列化的滙流排而加以简化(a)在硬体部份,及/或藉由认定该TDM界面作为CBR资料流而减化(b)在软体部份,或者是前两者都是。6.如申请专利范围第1至3项之任一项的系统,其中通常以HDLC界面工作的界面装置被简化(a)在硬体部份藉由利用PHY层级界面做滙流排来模拟时序逻辑,串列化逻辑以及细胞缓冲器,以及/或(b)在硬体部份藉由认为HDLC界面为峰値细胞速率(PCR)等于HDLC控制器线路速率而激爆大小等于封包长度的VBR资料流。7.如申请专利范围第6项的系统,其中的VPI/VCI栏位用作HDLC位址来简化驱动程式缓体并提供服务品质给个别封包到指定的位址。8.如申请专利范围前面第1至3项之任一项的系统,其中周边装置通常以共用记忆体来工作而其相关的即时资料流需求被简化,藉由重新定义ATM VPI/VCI为共用记忆体中的位址,而留下其他的流量控制栏位来提供处理器的组合。9.如申请专利范围前面第1至3项之任一项的系统,其中适合使用乙太网路介面之周边装置藉由程式化排程器来实现具PCR等于乙太网路线速率且丛发大小等于最长的乙太网路封包的VBR传输类别而简化。10.如申请专利范围第1项的系统,其中预定义的PHY层级界面为内部的而其中此周边由个别的埠数目定址。11.如申请专利范围第10项的系统,其中一双埠记忆体的架构系利用ATM细胞VPI/VCI栏位做为在双埠记忆体中位置的位址。12.如申请专利范围第11项的系统,其中一MPEG解码器被定址而视讯流以保证的QOS递送以便维持解码器画面品质。图式简单说明:图1概要的说明本发明具体实例的系统。
地址 英国