发明名称 用于提高扩频通信系统中数据速率的方法和装置
摘要 本发明涉及一种提高数据速率的扩频通信系统。按照本发明,一种高数据速率扩频发射机(100)包括:编码器(110),用于对R比特/秒的输入比特流进行编码以产生Rs比特/秒的输出比特流;间插器(120),用于加扰编码器的输出比特流的比特以产生间插的比特流;M-ary调制器(130),用于调制间插的比特流;串并转换器(140),将调制的比特流转换为多个并行比特流;发生器,用于产生沃尔什代码集合的准正交函数集合;乘法器阵列(150),每个乘法器接收并行比特流的一个并将该并行比特流的一个与沃尔什代码或沃尔什代码的准正交函数相乘以产生扩频比特流;以及组合器(160),用于组合来自乘法器阵列的扩频比特流。此外,按照本发明,一种高数据速率接收机包括:前端接收机,用于接收扩频信号;解扩频器,用于使用沃尔什代码或准正交函数的集合对该信号解扩频;多用户检测块,用于减去解扩频信号中的干扰以形成校正的信号;以及组合器,用于组合校正的信号。
申请公布号 CN1545787A 申请公布日期 2004.11.10
申请号 CN02816315.X 申请日期 2002.08.21
申请人 英芬能技术公司 发明人 L·M·A·贾卢勒;A·G·尚布哈格
分类号 H04L27/30;H04B15/00;H04K1/00 主分类号 H04L27/30
代理机构 北京市中咨律师事务所 代理人 于静;李峥
主权项 1.一种高数据速率扩频发射机,包括:编码器,用于对R比特/秒的输入比特流进行编码以产生Rs比特/秒的输出比特流;间插器,用于加扰所述编码器的所述输出比特流的比特以产生间插的比特流;M-ary调制器,用于调制所述间插的比特流以产生调制的比特流;串并转换器,用于将所述调制的比特流转换为多个并行比特流;发生器,用于产生沃尔什代码集合的准正交函数集合;乘法器阵列,用于每个乘法器接收所述并行比特流中的一个并将其与沃尔什代码或沃尔什代码的准正交函数相乘以产生扩频比特流;以及组合器,用于组合来自所述乘法器阵列的所述扩频比特流。
地址 德国慕尼黑