发明名称 异步双端口随机存储器复用驱动装置
摘要 本发明公开了一种数据通讯领域中的异步DPRAM复用驱动装置,包括地址总线和控制总线(101)、R/W读写控制线(102)、数据总线(103)、地址总线及控制总线驱动器(201)、逻辑单元(202)、两个以上的数据总线驱动器(203)和(204)、片选信号和方向控制信号线(301)、主异步DPRAM接口总线(401)、与所述数据总线驱动器同样数量的从异步DPRAM接口总线(402)和(403)。本发明能克服现有技术存在的测试系统复杂度高、可靠性差、驱动能力差、资源浪费严重的缺点,有效降低测试系统复杂度,提高可靠性、增强系统的驱动能力,并有效节省资源的异步DPRAM复用驱动装置。
申请公布号 CN1540926A 申请公布日期 2004.10.27
申请号 CN200310103227.0 申请日期 2003.11.03
申请人 中兴通讯股份有限公司 发明人 杨祥春;王剑刚;文海军
分类号 H04L12/26;H04L12/28;H04L29/00 主分类号 H04L12/26
代理机构 北京金硕果知识产权代理事务所 代理人 张玫
主权项 1、一种异步DPRAM复用驱动装置,其特征在于,包括地址总线和控制总线(101)、R/W读写控制线(102)、数据总线(103)、地址总线及控制总线驱动器(201)、逻辑单元(202)、两个以上的数据总线驱动器(203)和(204)、片选信号和方向控制信号线(301)、主异步DPRAM接口总线(401)、与所述数据总线驱动器同样数量的从异步DPRAM接口总线(402)和(403);由测试系统输入的地址信号和控制信号通过所述地址总线和控制总线(101)送到所述地址总线及控制总线驱动器(201),经处理后送到所述主异步DPRAM接口总线(401);由片选总线和测试系统送来的R/W读写控制信号经所述R/W读写控制线(102)送到所述逻辑单元(202),对R/W读写控制信号译码后经所述片选信号和方向控制信号线(301)将片选信号和方向控制信号送到所述数据总线驱动器(203)和(204)、由测试系统输入的数据信息通过所述的数据总线(103)送到所述的数据总线驱动器(203)和(204),经处理后分别输出至所述从异步DPRAM接口总线(402)和(403);所述主异步DPRAM接口总线(401)分别与各个从异步DPRAM接口总线(402)、(403)构成两组数据线,同被测系统的异步DPRAM数据总线相连接。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部