发明名称 可程式化多模数除频器
摘要 一种可程式化多模数除频器,用来依据复数个更新除数讯号将一来源脉波进行除频以输出一除频后之目标脉波,该可程式化多模数除频器包含有至少一第一除频单元,该至少一第一除频单元系相互串接,其中该可程式化多模数除频器,系根据一重置讯号以同步重置每一第一除频单元之除频运作,使每一第一除频单元于重置完成后,依据重置讯号触发当时已载入之更新除数讯号进行除2或除3模式的除频动作,而该可程式化多模数除频器除频后之该目标脉波,系由最后一级第一除频单元输出。
申请公布号 TWI222786 申请公布日期 2004.10.21
申请号 TW092125672 申请日期 2003.09.17
申请人 联发科技股份有限公司 发明人 柯凌维
分类号 H03K23/66 主分类号 H03K23/66
代理机构 代理人 许锺迪 台北县永和市福和路三八九号五楼
主权项 1.一种用于一可程式化多模数除频器转换除数之方法,其中该除频器包含有复数个串接(cascade)的除频单元,该方法包含有以下步骤:(a)提供复数个更新除数讯号;(b)根据该等更新除数讯号将该等除频单元分别切换于除2或除3的模式;以及(c)同步重置(reset)至少部分除频单元。2.如申请专利范围第1项所述之方法,其中步骤(c)另包含有:同步重置所有的除频单元。3.如申请专利范围第1项所述之方法,其另包含有:重新载入(reload)该等更新除数讯号至该等除频单元。4.如申请专利范围第3项所述之方法,其另包含有:同步重新载入该等更新除数讯号至该等除频单元。5.如申请专利范围第3项所述之方法,其中该等除频单元另包含有至少一具有旁通模式的除频单元,而该方法中另包含有:根据该等更新除数讯号以决定是否旁通(Bypass)该至少一具有旁通模式的除频单元之中的部分除频单元,以使得被旁通的除频单元不进行除频之动作。6.如申请专利范围第5项所述之方法,其中步骤(c)另包含有:同步重置每一被旁通的除频单元。7.如申请专利范围第5项所述之方法,其中步骤(c)另包含有:同步重置所有除频单元。8.如申请专利范围第5项所述之方法,其中重新载入另包含有:同步重新载入该等更新除数讯号至该等被旁通的除频单元。9.如申请专利范围第5项所述之方法,其中重新载入另包含有:同步重新载入该等更新除数讯号至所有的除频单元。10.如申请专利范围第5项所述之方法,其另包含有:使用一控制电路,耦合于被旁通之除频单元,用来提供一重置讯号。11.如申请专利范围第5项所述之方法,其另包含有:使用一控制电路,耦合于所有除频单元,用来提供一重置讯号。12.如申请专利范围第11项所述之方法,其中步骤(c)中另包含有:当该等被旁通之除频单元载入相对应之更新除数讯号后,该控制电路会输出该重置讯号至该等被旁通之除频单元,以及该等被旁通之除频单元的前一级具有旁通模式之除频单元。13.如申请专利范围第5项所述之方法,其中步骤(c)中另包含有:当一具有旁通模式的除频单元所载入之更新除数讯号,以及该具有旁通模式的除频单元之后级所有具旁通模式的除频单元所输入的更新除数讯号均为逻辑0时,则旁通该具有旁通模式的除频单元。14.一种可程式化多模数除频器,用来依据复数个更新除数讯号将一来源脉波进行除频以输出一除频后之目标脉波,该可程式化多模数除频器包含有:至少一第一除频单元,该至少一第一除频单元系相互串接,且每一第一除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第一输出端(Fo)、及一第二输出端(Mo),该第一输出端(Fo)系耦接于后一级第一除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于后一级第一除频单元之第二输出端(Mo),该第三输入端(Di)用以接收一相对应之更新除数讯号,以选择该第一除频单元进行除2或除3的模式,该第四输入端(Rs)用以接受一重置讯号之触发,以同步重置该第一除频单元,第一级第一除频单元之第一输入端(Fi)系耦接于该来源脉波,最后一级第一除频单元之第二输入端(Mi)系耦接于Vcc(或最后一除数讯号为逻辑1);其中该可程式化多模数除频器,系根据该重置讯号以同步重置每一第一除频单元之除频运作,使每一第一除频单元于重置完成后,依据重置讯号触发当时已载入之更新除数讯号进行除2或除3模式的除频动作,而该可程式化多模数除频器除频后之该目标脉波,系由最后一级第一除频单元之该第二输出端(Mo)(或该第一输出端(Fo))所输出。15.如申请专利范围第14项所述之可程式化多模数除频器,其中该至少一第一除频单元系操作如以下方式:(a)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0且该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输入端(Mi)是在逻辑1、该第一输出端(Fo)是在逻辑0,以及该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)均会输出逻辑0讯号;以及(e)当该第四输入端(Rs)接收到的该重置讯号在逻辑1时,该第一输出端(Fo)会输出逻辑0讯号;此时若该第二输入端(Mi)是在逻辑1,则该第二输出端(Mo)会输出逻辑1讯号。16.如申请专利范围第14项所述之可程式化多模数除频器,其中该至少一第一除频单元系操作如以下方式:(a)不论该第二输出端(Mo)是在逻辑0或1,当该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输出端(Mo)是在逻辑1且该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第四输入端(Rs)接收到的该重置讯号在逻辑1时,该第一输出端(Fo)会输出逻辑0讯号;此时若该第二输入端(Mi)是在逻辑1,则该第二输出端(Mo)会输出逻辑1讯号。17.如申请专利范围第14项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:一具有旁通模式之第二除频单元,该第二除频单元系串接于该至少一第一除频单元,该第二除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输入端(Fi)耦接于最后一级第一除频单元之第一输出端(Fo),该第二输入端(Mi)系耦接于Vcc,该第三输入端(Di)用以接收一相对应之除数讯号,该第四输入端(Rs)用以接受一重置讯号之触发,以同步重置该第二除频单元,该第五输入端(Ci)系用以接收该最后除数讯号,以决定该第二除频单元是否被旁通,该第二输出端(Mo)系耦接于最后一级第一除频单元之第二输入端(Mi);其中该第二除频单元系于同步重置完成后,依据该第三输入端(Di)所接收到之该除数讯号,切换于除2或除3之除频模式,而当该第五输入端(Ci)所接收到之该最后除数讯号之位准为一旁通模式致能态时,该第二除频单元将被旁通而不进行任何除频动作。18.如申请专利范围第17项所述之可程式化多模数除频器,其中该第二除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0且该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;(e)当该第四输入端(Rs)接收到的该重置讯号在逻辑1时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号;以及(f)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。19.如申请专利范围第17项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:至少一具有旁通模式之第三除频单元,该至少一第三除频单元系串接于该至少一第一除频单元与该第二除频单元之间,且每一第三除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输出端(Fo)系耦接于下一级第三除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于下一级第三除频单元之该第二输出端(Mo),该第三输入端(Di)系用以接收一相对应之除数讯号,该第四输入端(Rs)系用以接受一重置讯号之触发,以同步重置该第三除频单元,该第五输入端(Ci)系耦接于下一级第三除频单元之该第三输出端(Co),用以接收一旁通模式致能讯号,以决定该第三除频单元是否被旁通,第一级第三除频单元之该第一输入端(Fi)耦接于最后一级第一除频单元之第一输出端(Fo),第一级第三除频单元之该第二输出端(Mo)耦接于最后一级第一除频单元之第二输入端(Mi),最后一级第三除频单元之该第一输出端(Fo)系耦接于该第二除频单元之第一输入端(Fi),最后一级第三除频单元之该第二输入端(Mi)系耦接于该第二除频单元之第二输出端(Mo);其中该至少一第三除频单元系根据该第三输入端(Di)所接收到之该除数讯号,切换于除2或除3之除频模式,而当该第五输入端(Ci)所接收到之该旁通模式致能讯号为致能态时,该至少一第三除频单元将被旁通而不进行任何除频动作。20.如申请专利范围第19项所述之可程式化多模数除频器,其中该至少一第三除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0且该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)均会输出逻辑0讯号;(e)当该第四输入端(Rs)接收到的该重置讯号在逻辑1时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号;以及(f)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。21.如申请专利范围第14项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有一控制电路,用以提供该重置讯号。22.一种可程式化多模数除频器,用来依据复数个更新除数讯号将一来源脉波进行除频以输出一除频后之目标脉波,该可程式化多模数除频器包含有:至少一第四除频单元,该至少一第四除频单元系相互串接,且每一第四除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rl)、一第一输出端(Fo)、及一第二输出端(Mo),该第一输出端(Fo)系耦接于后一级除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于后一级除频单元之第二输出端(Mo),该第三输入端(Di)用以接收一更新除数讯号,以选择该第四除频单元进行除2或除3的模式,该第四输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,第一级第四除频单元之第一输入端(Fi)系耦接于该来源脉波,最后一级第四除频单元之第二输入端(Mi)系耦接于Vcc(或最后一除数讯号为逻辑1);其中该可程式化多模数除频器系依据该重载讯号之触发,以使每一第四除频单元同步自其第三输入端(Di)重新载入对应之更新除数讯号,并依据同步载入之该更新除数讯号切换除频运作于除2或除3的模式,而该可程式化多模数除频器除频后之该目标脉波,系由最后一级第四除频单元之该第二输出端(Mo)(或该第一输出端(Fo))所输出。23.如申请专利范围第22项所述之可程式化多模数除频器,其中该至少一第四除频单元系操作如以下方式:(a)不论第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输入端(Mi)是在逻辑1、该第一输出端(Fo)是在逻辑0,以及当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;以及(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号。24.如申请专利范围第22项所述之可程式化多模数除频器,其中该至少一第四除频单元系操作如以下方式:(a)不论该第二输出端(Mo)是在逻辑0或1,当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输出端(Mo)是在逻辑1且当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;以及(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号。25.如申请专利范围第22项所述之可程式化多模数除频器,其中每一第四除频单元之该第四输入端(Rl),系耦接于最后一级第四除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。26.如申请专利范围第22项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:一具有旁通模式之第五除频单元,该第五除频单元系串接于该至少一第四除频单元,该第五除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rl)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输入端(Fi)耦接于最后一级第四除频单元之第一输出端(Fo),该第二输入端(Mi)系耦接于Vcc,该第三输入端(Di)用以接收一相对应之除数讯号,该第四输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第五输入端(Ci)系耦接于该最后除数讯号,以决定该第五除频单元是否被旁通,该第二输出端(Mo)系耦接于最后一级第四除频单元之第二输入端(Mi);其中该第五除频单元系依据该重载讯号之触发,以同步自其第三输入端(Di)重新载入对应之更新除数讯号,并依据同步载入之该更新除数讯号切换除频运作于除2或除3的模式,而当该第五输入端(Ci)所接收到之该最后除数讯号之位准为一旁通模式致能态时,该第五除频单元将被旁通而不进行任何除频动作。27.如申请专利范围第26项所述之可程式化多模数除频器,其中该第五除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。28.如申请专利范围第26项所述之可程式化多模数除频器,其中该第五除频单元之该第四输入端(Rl),系耦接于最后一级第四除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。29.如申请专利范围第26项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:至少一具有旁通模式之第六除频单元,该至少一第六除频单元系串接于该至少一第四除频单元与该第五除频单元之间,且每一第六除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rl)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输出端(Fo)系耦接于下一级第六除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于下一级第六除频单元之该第二输出端(Mo),该第三输入端(Di)系用以接收一相对应之更新除数讯号,该第四输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第五输入端(Ci)系耦接于下一级第六除频单元之该第三输出端(Co),用以接收一旁通模式致能讯号,以决定该第六除频单元是否被旁通,第一级第六除频单元之该第一输入端(Fi)耦接于最后一级第四除频单元之第一输出端(Fo),第一级第六除频单元之该第二输出端(Mo)耦接于最后一级第四除频单元之第二输入端(Mi),最后一级第六除频单元之该第一输出端(Fo)系耦接于该第五除频单元之第一输入端(Fi),最后一级第六除频单元之该第二输入端(Mi)系耦接于该第五除频单元之第二输出端(Mo);其中该至少一第六除频单元系依据该重载讯号之触发,以同步自其第三输入端(Di)重新载入对应之更新除数讯号,并依据同步载入之该更新除数讯号切换除频运作于除2或除3的模式,而当该第六输入端(Ci)所接收到之该旁通模式致能讯号为致能态时,该至少一第六除频单元将被旁通而不进行任何除频动作。30.如申请专利范围第29项所述之可程式化多模数除频器,其中该至少一第六除频单元系操作如以下方式:(a)不论第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。31.如申请专利范围第29项所述之可程式化多模数除频器,其中每一第六除频单元之该第四输入端(Rl),系耦接于最后一级第四除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。32.一种可程式化多模数除频器,用来依据复数个更新除数讯号将一来源脉波进行除频以输出一除频后之目标脉波,该可程式化多模数除频器包含有:至少一第七除频单元,该至少一第七除频单元系相互串接,且每一第七除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第五输入端(Rl)、一第一输出端(Fo)、及一第二输出端(Mo),该第一输出端(Fo)系耦接于后一级除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于后一级除频单元之第二输出端(Mo),该第三输入端(Di)用以接收一更新除数讯号,以选择该第七除频单元进行除2或除3的模式,该第四输入端(Rs)用以接受一同步重置讯号之触发,以同步重置该第七除频单元,该第五输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,第一级第七除频单元之第一输入端(Fi)系耦接于该来源脉波,最后一级第七除频单元之第二输入端(Mi)系耦接于Vcc(或最后一除数讯号为逻辑1);其中该可程式化多模数除频器依据该重载讯号之触发,使每一第七除频单元同步自其第三输入端(Di)重新载入对应之更新除数讯号,该可程式化多模数除频器另依据该重置讯号以同步重置每一第七除频单元之除频运作,使每一第七除频单元于重置完成后,依据重置讯号触发当时已载入之更新险数讯号进行除2或除3模式的除频动作,而该可程式化多模数除频器除频后之该目标脉波,系由最后一级第七除频单元之该第二输出端(Mo)(或该第一输出端(Fo))所输出。33.如申请专利范围第32项所述之可程式化多模数除频器,其中该至少一第七除频单元系操作如以下方式:(a)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输入端(Mi)是在逻辑1、该第一输出端(Fo)是在逻辑0,以及当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第四输入端(Rs)所接收之该重置讯号是逻辑1时,该第一输出端(Fo)会输出逻辑0讯号;此时若该第二输入端(Mi)是在逻辑1,则该第二输出端(Mo)会输出逻辑1讯号。34.如申请专利范围第32项所述之可程式化多模数除频器,其中该至少一第七除频单元系操作如以下方式:(a)不论该第二输出端(Mo)是在逻辑0或1,当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输出端(Mo)是在逻辑1且当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第四输入端(Rs)所接收之该重置讯号是在逻辑1时,该第一输出端(Fo)输出逻辑0讯号;此时若该第二输入端(Mi)是在逻辑1,则该第二输出端(Mo)会输出逻辑1讯号。35.如申请专利范围第32项所述之可程式化多模数除频器,其中每一第七除频单元之该第五输入端(Rl),系耦接于最后一级第七除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。36.如申请专利范围第32项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有一控制电路,用以提供该重置讯号。37.如申请专利范围第32项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:一具有旁通模式之第八除频单元,该第八除频单元系串接于该至少一第七除频单元,该第八除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第五输入端(Rl)、一第六输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输入端(Fi)耦接于最后一级第七除频单元之第一输出端(Fo),该第二输入端(Mi)系耦接于Vcc,该第三输入端(Di)用以接收一相对应之除数讯号,该第四输入端(Rs)用以接受一重置讯号之触发,以同步重置该第八除频单元,该第五输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第六输入端(Ci)系耦接于该最后除数讯号,以决定该第八除频单元是否被旁通,该第二输出端(Mo)系耦接于最后一级第七除频单元之第二输入端(Mi);其中该第八除频单元系依据该重载讯号之触发,以同步自其第三输入端(Di)重新载入一对应之更新除数讯号,并于同步重置完成后,依据该同步载入之更新除数讯号切换除频运作于除2或除3的模式,而当该第六输入端(Ci)所接收到之该最后除数讯号之位准为一旁通模式致能态时,该第八除频单元将被旁通而不进行任何除频动作。38.如申请专利范围第37项所述之可程式化多模数除频器,其中该第八除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;(e)当该第四输入端(Rs)接收到的该重置讯号在逻辑1时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号;以及(f)当该第六输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。39.如申请专利范围第37项所述之可程式化多模数除频器,其中该第八除频单元之该第五输入端(Rl),系耦接于最后一级第七除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。40.如申请专利范围第37项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:至少一具有旁通模式之第九除频单元,该至少一第九除频单元系串接于该至少一第七除频单元与该第八除频单元之间,且每一第九除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rs)、一第五输入端(Rl)、一第六输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输出端(Fo)系耦接于下一级第九除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于下一级第九除频单元之该第二输出端(Mo),该第三输入端(Di)系用以接收一相对应之更新除数讯号,该第四输入端(Rs)系用以接受一重置讯号之触发,以同步重置该第九除频单元,该第五输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第六输入端(Ci)系耦接于下一级第九除频单元之该第三输出端(Co),用以接收一旁通模式致能讯号,以决定该第九除频单元是否被旁通,第一级第九除频单元之该第一输入端(Fi)耦接于最后一级第七除频单元之第一输出端(Fo),第一级第九除频单元之该第二输出端(Mo)耦接于最后一级第七除频单元之第二输入端(Mi),最后一级第九除频单元之该第一输出端(Fo)系耦接于该第八除频单元之第一输入端(Fi),最后一级第九除频单元之该第二输入端(Mi)系耦接于该第八除频单元之第二输出端(Mo);其中该至少一第九除频单元系依据该重载讯号之触发,以同步自其第三输入端(Di)重新载入一对应之更新除数讯号,并于同步重置完成后,依据该同步载入之更新除数讯号切换除频运作于除2或除3的模式,而当该第六输入端(Ci)所接收到之该旁通模式致能讯号为致能态时,该至少一第九除频单元将被旁通而不进行任何除频动作。41.如申请专利范围第40项所述之可程式化多模数除频器,其中该至少一第九除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第五输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;(e)当该第四输入端(Rs)所接收之该重置讯号是逻辑1时,该第一输出端(Fo)会输出逻辑0讯号;此时若该第二输入端(Mi)是在逻辑1,则该第二输出端(Mo)会输出逻辑1讯号;以及(f)当该第六输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。42.如申请专利范围第40项所述之可程式化多模数除频器,其中每一第九除频单元之该第五输入端(Rl),系耦接于最后一级第七除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。43.一种可程式化多模数除频器,用来依据复数个更新除数讯号将一来源脉波进行除频以输出一除频后之目标脉波,该可程式化多模数除频器包含有:至少一第十除频单元,该至少一第十除频单元系相互串接,且每一第十除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第一输出端(Fo)、及一第二输出端(Mo),该第一输出端(Fo)系耦接于后一级第十除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于后一级第十除频单元之第二输出端(Mo),该第三输入端(Di)用以接受一更新除数讯号,以选择该第十除频单元进行除2或除3的模式,第一级第十除频单元之第一输入端(Fi)系耦接于该来源脉波;以及一第十一除频单元,具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rl)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、及一第三输出端(Co),该第一输入端(Fi)耦接于最后一级第十除频单元之第一输出端(Fo),该第二输入端(Mi)系耦接于Vcc,该第三输入端(Di)用以接收一相对应之除数讯号,该第四输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第五输入端(Ci)系耦接于该最后除数讯号,以决定该第十一除频单元是否被旁通,该第二输出端(Mo)系耦接于最后一级第十除频单元之第二输入端(Mi);其中该可程式化多模数除频器系依据该等更新除数讯号,分别切换每一除频单元于除2或除3的模式,并于接受该重载讯号之触发时,使该第十一除频单元自其第三输入端(Di)重新载入对应之更新除数讯号,且当该第十一除频单元之第五输入端(Ci)所接收到之该最后除数讯号之位准为一旁通模式致能态时,该第十一除频单元将被旁通而不进行任何除频动作,而该可程式化多模数除频器除频后之该目标脉波,系由最后一级第十除频单元之该第二输出端(Mo)(或该第一输出端(Fo))所输出。44.如申请专利范围第43项所述之可程式化多模数除频器,其中该至少一第十除频单元系操作如以下方式:(a)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0或该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输入端(Mi)是在逻辑1、该第一输出端(Fo)是在逻辑0,以及该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;以及(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号。45.如申请专利范围第43项所述之可程式化多模数除频器,其中该至少一第十除频单元系操作如以下方式:(a)不论该第二输出端(Mo)是在逻辑0(或1)或该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第二输出端(Mo)是在逻辑1且该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;以及(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号。46.如申请专利范围第43项所述之可程式化多模数除频器,其中该第十一除频单元系操作如以下方式:(a)不论该第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。47.如申请专利范围第43项所述之可程式化多模数除频器,其中该第十一除频单元之该第四输入端(Rl),系耦接于最后一级第十除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。48.如申请专利范围第43项所述之可程式化多模数除频器,其中该可程式化多模数除频器另包含有:至少一具有旁通模式之第十二除频单元,该至少一第十二除频单元系串接于该至少一第十除频单元与该第十一除频单元之间,且每一第十二除频单元具有一第一输入端(Fi)、一第二输入端(Mi)、一第三输入端(Di)、一第四输入端(Rl)、一第五输入端(Ci)、一第一输出端(Fo)、一第二输出端(Mo)、以及一第三输出端(Co),该第一输出端(Fo)系耦接于下一级第十二除频单元之第一输入端(Fi),该第二输入端(Mi)系耦接于下一级第十二除频单元之该第二输出端(Mo),该第三输入端(Di)系用以接收一相对应之更新除数讯号,该第四输入端(Rl)系用以接受一同步重载讯号之触发,以使该第三输入端(Di)重新载入该更新除数讯号,该第五输入端(Ci)系耦接于下一级第十二除频单元之该第三输出端(Co),用以接收一旁通模式致能讯号,以决定该第十二除频单元是否被旁通,第一级第十二除频单元之该第一输入端(Fi)耦接于最后一级第十除频单元之第一输出端(Fo),第一级第十二除频单元之该第二输出端(Mo)耦接于最后一级第十除频单元之第二输入端(Mi),最后一级第十二除频单元之该第一输出端(Fo)系耦接于该第十一除频单元之第一输入端(Fi),最后一级第十二除频单元之该第二输入端(Mi)系耦接于该第十一除频单元之第二输出端(Mo);其中该至少一第十二除频单元系依据该重载讯号之触发,以同步自其第三输入端(Di)重新载入对应之更新除数讯号,并依据同步载入之该更新除数讯号切换除频运作于除2或除3的模式,而当该第五输入端(Ci)所接收到之该旁通模式致能讯号为致能态时,该至少一第十二除频单元将被旁通而不进行任何除频动作。49.如申请专利范围第48项所述之可程式化多模数除频器,其中该至少一第十二除频单元系操作如以下方式:(a)不论第二输入端(Mi)或该第二输出端(Mo)是在逻辑0或1,当该第一输出端(Fo)是在逻辑0,或当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑0时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除2后的讯号;(b)当该第一输出端(Fo)是在逻辑0且该第二输入端(Mi)是在逻辑1即该第二输出端(Mo)是在逻辑1,以及当该第四输入端(Rl)接受该重载讯号触发后,该第三输入端(Di)是在逻辑1时,经由该第一输入端(Fi)的时脉讯号正缘端触发,该第一输出端(Fo)会输出除3后的讯号;(c)当该第二输入端(Mi)是在逻辑0(或1)且该第一输出端(Fo)是在逻辑0时,该第二输出端(Mo)会输出逻辑0(或1)讯号;(d)不论该第二输入端(Mi)是在逻辑0或1,当该第一输出端(Fo)是在逻辑1时,该第二输出端(Mo)会输出逻辑0讯号;以及(e)当该第五输入端(Ci)接收到的该旁通模式致能讯号是逻辑0时,该第一输出端(Fo)会输出逻辑0讯号,且该第二输出端(Mo)会输出逻辑1讯号。50.如申请专利范围第48项所述之可程式化多模数除频器,其中每一第十二除频单元之该第四输入端(Rl),系耦接于最后一级第十除频单元之该第二输出端(Mo),以除频后之该目标脉波作为该重载讯号。图式简单说明:图一为本发明之可程式化多模数除频器之第一实施例的示意图图二为图一中除频单元10之一实施例电路图图三为图一中除频单元10之另一实施例电路图图四为本发明之可程式化多模数除频器之第二实施例的示意图图五为图四中除频单元20之一实施例电路图图六为图四中除频单元20之另一实施例电路图图七为本发明之可程式化多模数除频器之第三实施例的示意图图八为本发明之可程式化多模数除频器之第四实施例的示意图图九为图七与图八中除频单元30之一实施例电路图图十为图七与图八中除频单元30之另一实施例电路图图十一为图八中本发明之可程式化多模数除频器400之时序图图十二为本发明之可程式化多模数除频器之第五实施例的示意图图十三为图十二中除频单元40之一实施例电路图图十四为图十二中除频单元40之另一实施例电路图图十五为图十二中除频单元50之一实施例电路图图十六为图十二中除频单元50之另一实施例电路图图十七为本发明之可程式化多模数除频器之第六实施例的示意图图十八为图十七中除频单元60之一实施例电路图图十九为图十七中除频单元60之另一实施例电路图图二十为图十七中除频单元70之一实施例电路图图廿一为图十七中除频单元70之另一实施例电路图图廿二为图十七中除频单元80之一实施例电路图图廿三为图十七中除频单元80之另一实施例电路图图廿四为本发明之可程式化除频器转换除数之方法的流程图
地址 新竹市新竹科学工业园区创新一路一之二号五楼