发明名称 资料扰码架构及其方法
摘要 本发明系有关于一种资料扰码架构及其方法,其系利用部分位元选择器分别接收由位元串产生器产生之随机位元串与输入位元串,俾供藉由该随机位元串而由该输入位元串中选出待加密之部分位元串,该待加密之部分位元串系送至区块加密器进行区块加密,以获得部分加密位元串,再将该部分加密位元串与未被选中之输入位元串的其余位元予以组合而输出一加密位元串。
申请公布号 TWI221721 申请公布日期 2004.10.01
申请号 TW092105601 申请日期 2003.03.19
申请人 财团法人工业技术研究院 发明人 缪绍纲;颜恒麟;李宗宪;林志龙;官振鹏
分类号 H04L9/18 主分类号 H04L9/18
代理机构 代理人
主权项 1.一种资料扰码架构,用以对一输入位元串进行扰码处理,该输入位元串包括复数位元,该资料扰码架构主要包括:一位元串产生器,系产生一包括复数位元之随机位元串,该等复数位元分别对应于该输入位元串之复数位元;一部分位元选择器,依据该随机位元串之位元値以自该输入位元串之复数位元中选出待加密之位元串;一区块加密器,对该待加密之位元串进行区块加密处理,以产生一部分加密位元串;以及一组合单元,系将该部分加密位元串与未被该部分位元选择器所选取之输入位元串的其余位元予以组合,而输出一加密位元串。2.如申请专利范围第1项所述之资料扰码架构,其中,该部分位元选择器系选择该随机位元串的位元値为一预定状态之复数位元中的1/K个位元所对应之输入位元串的位元,俾选出该待加密之部分位元串(K为非零之正整数)。3.如申请专利范围第2项所述之资料扰码架构,其中,该预定状态为高位元。4.如申请专利范围第2项所述之资料扰码架构,其中,该预定状态为低位元。5.如申请专利范围第1项所述之资料扰码架构,其中,该区块加密器系以资料加密标准(Data EncryptionStandard,DES)演算法进行加密。6.如申请专利范围第1项所述之资料扰码架构,其中,该区块加密器系以先进加密标准(Advanced EncryptionStandard,AES)演算法进行加密。7.一种资料扰码方法,用以对一输入位元串进行扰码处理,该输入位元串包括复数位元,该资料扰码方法主要包括下述步骤:一随机位元串产生步骤,用以产生一包括复数位元之随机位元串,该等复数位元分别对应于该输入位元串之复数位元;一输入位元串选取步骤,系依据该随机位元串之位元値以自该输入位元串之复数位元中选出待加密之位元串;一区块加密步骤,系对该待加密之位元串进行区块加密处理,以产生一部分加密位元串;以及一组合步骤,系将该部分加密位元串与未于该输入位元串选取步骤中被选取之输入位元串的其余位元予以组合,而输出一加密位元串。8.如申请专利范围第7项所述之资料扰码方法,其中,于该输入位元串选取步骤中,系选择该随机位元串的位元値为一预定状态之复数位元中的1/K个位元所对应之输入位元串的位元,俾选出该待加密之部分位元串(K为非零之正整数)。9.如申请专利范围第8项所述之资料扰码方法,其中,该预定状态为高位元。10.如申请专利范围第8项所述之资料扰码方法,其中,该预定状态为低位元。11.如申请专利范围第7项所述之资料扰码方法,其中,于该区块加密步骤中,系以资料加密标准(DataEncryption Standard,DES)演算法进行加密。12.如申请专利范围第7项所述之资料扰码方法,其中,于该区块加密步骤中,系以先进加密标准(Advanced Encryption Standard,AES)演算法进行加密。图式简单说明:图1系习知ATSC之加密架构示意图。图2系习知DVB之加密架构示意图。图3系本发明之资料扰码架构的功能方块图。图4系本发明之资料扰码方法的流程图。图5系以本发明之部分位元选择器对输入位元串选取待加密位元之示意图。
地址 新竹县竹东镇中兴路四段一九五号