发明名称 |
注入型同步窄带再生锁相环 |
摘要 |
注入型同步窄带再生锁相环(ISNRPLL),包括:由注入同步窄带再生压控振荡器(ISNRVCO)和异或倍频电路组成的同步振荡环路,由数字鉴相器、电荷泵及环路滤波器组成的锁相环路,以及输出数据的D触发器。其ISNRVCO电路对谐振回路本身的要求不高,可以通过在芯片上集成电感来实现,适合用深亚微米数字CMOS工艺完全集成,外接元件少。根据系统仿真结果显示,其在捕获范围、捕获时间和相位噪声等性能上比常规的锁相环结构大大改进,可以作为GHz的高速时钟恢复集成电路使用。 |
申请公布号 |
CN1167199C |
申请公布日期 |
2004.09.15 |
申请号 |
CN00108478.X |
申请日期 |
2000.06.08 |
申请人 |
华为技术有限公司 |
发明人 |
黄立中 |
分类号 |
H03L7/06 |
主分类号 |
H03L7/06 |
代理机构 |
|
代理人 |
|
主权项 |
1、一种注入型同步窄带再生锁相环,包括注入锁定环路、锁相环路,其特征在于:所述的注入锁定环路含:注入同步窄带再生压控振荡器;用于产生时钟频率分量的异或倍频电路,其输入端、输出端分别连接输入数据和所述注入同步窄带再生压控振荡器的输入端;所述的锁相环路含:二值数字鉴相器,用于检出输入数据和所述注入同步窄带再生压控振荡器的输出时钟信号的相位差信号;电荷泵,用于接收二值数字鉴相器的输出相位差信号;环路滤波器,其输入端、输出端分别连接所述电荷泵和注入同步窄带再生压控振荡器的电压控制端;所述注入型同步窄带再生锁相环还包括一个输出数据的D触发器,D触发器的数据端、时钟输入端分别连接输入数据和所述注入同步窄带再生压控振荡器的输出时钟信号。 |
地址 |
518057广东省深圳市科技园科发路华为用户服务中心大厦 |