发明名称 含有显式高速缓冲存储器的计算机微体系结构
摘要 一种含有显式高速缓冲存储器的计算机微体系结构,包括内存、cache、寄存器和运算部件,还包括位于CPU芯片内的Ecache,所述Ecache与内存统一编码。本发明的Ecache位于CPU芯片内,因此可保证硬件实现对Ecache的快速访问;Ecache与内存统一编址,且从小地址开始,因此在所有访存指令中,访问Ecache的地址显式出现(可见),硬件易于识别与实现。设计的几组指令,支持编译器和运行程序对Ecache的显式使用和动态管理。这些指令与Ecache是不可分的整体。
申请公布号 CN1529244A 申请公布日期 2004.09.15
申请号 CN200310101067.6 申请日期 2003.10.14
申请人 中国科学院计算技术研究所 发明人 张兆庆;乔如良;唐志敏;冯晓兵
分类号 G06F12/02;G06F9/30 主分类号 G06F12/02
代理机构 中科专利商标代理有限责任公司 代理人 戎志敏
主权项 1.一种含有显式高速缓冲存储器的计算机微体系结构,包括内存、cache、寄存器和运算部件,其特征在于还包括位于CPU芯片内的显式高速缓冲存储器Ecache,所述Ecache与内存统一编址。
地址 100080北京市中关村科学院南路6号