发明名称 半导体积体电路装置及半导体积体电路装置内之延迟误差侦测方法
摘要 一半导体积体电路装置,包含:(a)一实际输入电路(03A、04A),(b)一实际输出电路(05A,06A),(c)一复制输入电路(12A),具有与实际输入电路相同的特性,(d)一复制输出电路(11A),具有与实际输入电路相同的特性,(e)一振荡电路(15A),根据外部之触发而动作,以及(f)一歪斜失真比较电路,用以比较来自振荡电路并通过实际输出电路的一讯号、以及来自振荡电路并通过复制输出电路的一讯号,以侦测实际输入和输出电路与复制输入和输出电路间的延迟误差,其中复制输入和输出电路中的延迟根据被歪斜失真比较电路侦测的延迟误差做补偿。
申请公布号 TW200413736 申请公布日期 2004.08.01
申请号 TW092134554 申请日期 2003.12.08
申请人 尔必达存储器股份有限公司 发明人 荒井实成
分类号 G01R31/00 主分类号 G01R31/00
代理机构 代理人 周良谋;周良吉
主权项
地址 日本