发明名称 可变扩频时钟
摘要 通过采用RAM存储器(29)和多路复用器(39)以在准备好常规运行前接收初始数据使得数字扩频时钟电路是可变的,尽管RAM存储器尺寸相对小,各接收可编程寄存器(17和25)的内容的第二寄存器(17)和加法器(25)允许操作中大范围的变化。
申请公布号 CN1158808C 申请公布日期 2004.07.21
申请号 CN99813028.1 申请日期 1999.08.27
申请人 莱克斯马克国际公司 发明人 凯斯·布莱恩·哈丁
分类号 H04L7/00;H04K1/00 主分类号 H04L7/00
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 王以平
主权项 1.一种具有时钟的时钟控制电子部件,以便对所述部件提供扩频时钟信号,所述扩频时钟包括:一个存储数字值表的可编程存储器,第一计数器,其通过所述第一计数器的不同计数把所述表定址在所述表的不同位置上,一个在运行状态下传送所述存储器的内容和在初始状态下传送初始数据的切换电路,一个在所述切换电路位于所述运行状态时接收通过所述第一计数器的所述不同计数定址的所述存储的数字值的第二计数器,所述第二计数器响应时钟信号在所述第二计数器接收每个所述数字值后步进所述第二计数器,一个相位检测器,其响应两个输入的相位差以产生表示所述相位检测器的所述两个输入的相位差的输出,所述第二计数器一旦达到预定值时提供一个输出信号,所述输出信号提供步进所述第一计数器的计数的控制信号并且所述输出信号提供到所述相位检测器的一个输入,一个对所述相位检测器提供第二输入的基准信号源,一个具有一个接收所述相位检测器的所述输出以形成锁相回路的输入端的电压控制的振荡器,所述电压控制的振荡器的输出对所述部件提供所述扩频时钟信号。
地址 美国肯塔基州