发明名称 数据读出电路,读出放大器及其操作方法
摘要 在串行配置存储器中使用的一种读出放大器(200)包括多个级,根据控制脉冲(SAEN)以受控制的方式(270)启动和禁止这些级。每当外部提供的时钟信号的第N个周期产生控制信号(SAEN),使用时钟来输出表示存储器的内容的位流。在一个较佳实施例中,利用N个如此的读出放大器(200)以并行的方式来读出包括所访问的存储器位置的N个存储器单元(位)。因此读出放大器(200)仅在足够于读出存储器单元的时间周期中激活。
申请公布号 CN1157735C 申请公布日期 2004.07.14
申请号 CN99805301.5 申请日期 1999.03.29
申请人 爱特梅尔股份有限公司 发明人 萨罗杰·帕塔克;格伦·A·罗森戴尔;詹姆斯·E·佩恩;N·汉佐
分类号 G11C7/00 主分类号 G11C7/00
代理机构 上海专利商标事务所 代理人 张政权
主权项 1.在具有组成为多个N-位数据的存储器单元的阵列和具有N个读出放大器的存储器中,一种操作每个读出放大器的方法,其中所述存储器对于时钟信号的每一个周期输出一位,其中每个读出放大器包括差分放大器级、基准电压级和数据锁存器,其特征在于所述方法包括:(i)产生具有第一和第二逻辑电平的使能脉冲;(ii)根据在所述第一逻辑电平处的所述使能脉冲,启动所述差分放大器级之一和所述基准电压级;(iii)在启动所述差分放大器级之一和所述基准电压级以后,启动其它的所述差分放大器级和所述基准电压级;以及(iv)清除所述数据锁存器并把所述数据锁存器耦合到所述差分放大器级的输出;(v)使所述使能脉冲改变到所述第二逻辑电平;以及(vi)根据在所述第二逻辑电平处的所述使能脉冲,锁存所述差分放大器级的输出;(vii)在锁存所述输出之后,禁止所述差分放大器级之一和所述基准电压级;以及(viii)在禁止所述差分放大器级之一和所述基准电压级之后,禁止其它的所述差分放大器级和所述基准电压级。
地址 美国加利福尼亚州