发明名称 时钟提取电路
摘要 一种时钟提取电路,包括:边沿检测电路,用于检测接收到的非回复到零的信号的上升沿和下降沿,为每个检测的上升沿及下降沿输出一信号;压控振荡器,用于在等于非回复到零的信号的传输速率的频率范围内振荡产生时钟信号;分频器,用于对由压控振荡器振荡产生的时钟信号进行二分频;选择电路,接收边沿检测电路输出的信号,对由边沿检测电路检测的边沿脉冲进行选择,并为每个上升沿和下降沿输出一信号;以及相位比较器,根据由选择电路选择的每个边沿脉冲,在由分频器分频的非回复到零的信号和时钟信号之间进行相位比较。本发明实现了低成本的小型的高速工作的时钟提取电路。
申请公布号 CN1155156C 申请公布日期 2004.06.23
申请号 CN98115066.7 申请日期 1998.05.13
申请人 恩益禧电子股份有限公司 发明人 中村聪
分类号 H03L7/08 主分类号 H03L7/08
代理机构 中国专利代理(香港)有限公司 代理人 张志醒;王忠忠
主权项 1、一种时钟提取电路,包括:一个边沿检测电路,用于检测一个接收到的非回复到零的信号的上升沿和所接收到的该非回复到零的信号的下降沿,该边沿检测电路为每个检测的上升沿及下降沿输出一信号;一个压控振荡器,用于在等于所述非回复到零的信号的传输速率的频率范围内振荡产生时钟信号;一个分频器,用于对由所述压控振荡器振荡产生的所述时钟信号进行二分频;一个选择电路,接收所述边沿检测电路为每个检测的上升沿及下降沿输出的信号,该选择电路对由所述边沿检测电路检测的边沿脉冲进行选择,并为每个检测的上升沿输出一信号和为每个检测的下降沿输出一信号;以及一个相位比较器,用于根据由所述选择电路选择的每个所述边沿脉冲,在由所述分频器分频的所述非回复到零的信号由所述时钟信号之间进行相位比较。
地址 日本神奈川县川崎市