发明名称 具备稳定地提供期望电流的电路的非易失性存储装置
摘要 存储块(MB)分割成可执行并行数据写入的块单元(BU)。另外,对各个块单元独立设置可提供电源电压Vcc及接地电压GND的电流供给部VC0a、VC0b、VC1a、VC1b。从而,各个块单元通过来自与独立的电源电压及接地电压连接的电流供给部的数据写入电流,向选择的存储单元写入数据。即,可以缩短提供电源电压及接地电压的电源线的配线长度,因而抑制电源线的配线电阻,提供期望的数据写入电流。
申请公布号 CN1505055A 申请公布日期 2004.06.16
申请号 CN03153097.4 申请日期 2003.08.08
申请人 株式会社瑞萨科技 发明人 大石司
分类号 G11C16/10 主分类号 G11C16/10
代理机构 中国专利代理(香港)有限公司 代理人 杨凯;叶恺东
主权项 1.一种非易失性存储装置,包括:存储阵列,包含各自接受与存储数据对应的数据写入电流并执行数据存储的多个存储单元;所述存储阵列分割成多个块单元,将在数据写入时并行写入的多比特中的每一部分比特写入这些单元,所述非易失性存储装置还包括:多个电流供给部,分别与所述多个块单元对应设置,分别提供所述数据写入电流。
地址 日本东京都