发明名称 区块扫瞄式显示器及相关装置
摘要 本发明提供一种显示器及相关装置。该显示器包含有一显示图形画面的主显示区,其具有复数行及复数列的显像单元,各显像单元用来依据一对应的像素资料来显示该图形画面的一部份。该显示器主显示区中又划分出复数个较小的子显示区做为显示用区块(tile),各区块亦具有复数行及复数列的显像单元;各区块显像单元之行数及列数分别小于该主显示区之行数及列数的显像单元;而该显示器接收序列传输的像素资料后,可以将相邻的像素资料显示于一相同的区块。
申请公布号 TW591512 申请公布日期 2004.06.11
申请号 TW091110957 申请日期 2002.05.23
申请人 威盛电子股份有限公司 发明人 林景祥
分类号 G06F3/14 主分类号 G06F3/14
代理机构 代理人 许锺迪 台北县永和市福和路三八九号五楼
主权项 1.一种用于一电脑系统之显示器,其包含有:一萤幕,该萤幕设有一主显示区,用来显示一图形画面;该主显示区中设有排列为复数行及复数列矩阵的复数个显像单元,每一显像单元用来依据一像素资料以显示该图形画面的一部份;该主显示区中预设之复数个显像单元排列为一矩阵的子显示区,该子显示区中显像单元之行数(number of rows)小于该主显示区显像单元之行数,该子显示区中显像单元之列数(number of columns)小于该主显示区显像单元之列数;该电脑系统包含有:一记忆体,其具有复数个依序排列的第一记忆单元及复数个依序排列的第二记忆单元,各第二记忆单元用来储存该子显示区中一显像单元的像素资料;各第一记忆单元用来储存该主显示区中不属于该子显示区之显像单元的像素资料;其中该记忆体于任何两个第二记忆单元间未设有任何第一记忆单元;以及一处理电路,用来将该记忆体中各记忆单元的像素资料依序传输出去;其中当该处理电路在传输相邻两个第二记忆单元之两笔像素资料时,不会在该两笔第二记忆单元像素资料间传输第一记忆单元之像素资料;而该显示器另包含有:一控制器,电连于该萤幕与该处理电路之间,用来将该处理电路传来的像素资料传输至对应的显像单元;其中该控制器可将该复数笔第二记忆单元像素资料传输至该子显示区的显像单元,以便使该子显示区中的复数个显像单元得以显示出对应的图形画面。2.如申请专利范围第1项所述之显示器,其中该记忆体及该处理电路系设置于一显示卡上。3.如申请专利范围第1项所述之显示器,其中该处理电路系整合于一控制晶片内。4.如申请专利范围第3项所述之显示器,其中该记忆体系一系统记忆体。5.如申请专利范围第1项所述之显示器,其中该记忆体及该处理电路系设置于一主机板上。6.如申请专利范围第1项所述之显示器,其系为一液晶显示器(LCD,Liquid Crystal Display)。7.如申请专利范围第1项所述之显示器,其中该处理电路可依序读取该记忆体中各记忆单元的像素资料进行影像处理。8.如申请专利范围第7项所述之显示器,其中当该处理电路在读取相邻两个第二记忆单元之两笔像素资料时,不会在该两笔第二记忆单元像素资料间读取第一记忆单元之像素资料。9.如申请专利范围第7项所述之显示器,其中该处理电路在进行影像处理后,可依序将各像素资料写入至该记忆体之记忆单元。10.如申请专利范围第9项所述之显示器,其中当该处理电路在写入相邻两个第二记忆单元之两笔像素资料时,不会在该两笔第二记忆单元像素资料间写入第一记忆单元之像素资料。11.如申请专利范围第1项所述之显示器,其中该记忆体为一随机存取记忆体。图式简单说明:图一为一习知显示器用于一电脑系统的示意图。图二A为图一中显示器控制显像单元显像的顺序示意图。图二B为影像处理时区块划分的示意图。图三A、三B分别为线性位址模式下进行像素资料传输及影像处理时,对记忆体存取顺序的示意图。图四A、四B分别为线性位址模式下进行影像处理及像素资料传输时,对记忆体存取顺序的示意图。图五为本发明显示器用于一电脑系统之示意图。图六为图五中显示器显像控制的顺序示意图。图七为图五中记忆体配置的示意图。
地址 台北县新店市中正路五三五号八楼