发明名称 一种高速信息安全处理器
摘要 本实用新型的高速信息安全处理器包括:嵌入式处理器CPU、软密码引擎、内部总线、数据收发器、PCI/PCMCIA总线接口、控制通路和数据通路,所说的软密码引擎包括可重构密码算术逻辑部件、标准密码算术逻辑部件、与内部总线相连的随机数发生器,数据包分发器、密码控制寄存器、输入队列和输出队列。该高速信息安全处理器不需要通过额外的转换电路,可以直接支持各种网络协议,并可使用户以软件编程的方式来实现其自定义的密码算术逻辑部件,应用方式灵活,而且密码算法更具有特殊性、便于保密。
申请公布号 CN2615756Y 申请公布日期 2004.05.12
申请号 CN02291708.X 申请日期 2002.12.12
申请人 浙江大学 发明人 严晓浪;沈海斌;何乐年
分类号 G06F12/14;G06F13/14 主分类号 G06F12/14
代理机构 杭州求是专利事务所有限公司 代理人 韩介梅
主权项 1.一种高速信息安全处理器,其特征是它包括:嵌入式处理器CPU[1]、软密码引擎[2]、内部总线[3]、数据收发器[4]、PCI/PCMCIA总线接口[5]、控制通路[6]和数据通路[7],所说的软密码引擎[2]包括:可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、与内部总线[3]相连的随机数发生器[14],数据包分发器[15]、密码控制寄存器[16]、输入队列[17]和输出队列[18],PCI/PCMCIA总线接口[5]用于与外部计算机系统的PCI总线或PCMCIA总线连接,数据收发器[4]将来自PCI/PCMCIA总线接口[5]的控制信息与数据信息区分开,其输出的控制信息通过控制通路[6],经内部总线[3]传输到嵌入式处理器CPU[1],输出的数据信息通过数据通路[7]传输到软密码引擎[2]的数据包分发器[15],该数据包分发器[15]与可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、输入队列[17]和输出队列[18]相连,密码控制寄存器[16]与可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、内部总线[3]及数据包分发器[15]相连。
地址 310027浙江省杭州市西湖区玉古路20号