发明名称 熔断电路及显示驱动电路
摘要 本发明涉及一种熔断电路和显示驱动电路。其中,锁存电路(20<SUB>1</SUB>)~(20<SUB>3</SUB>)获取熔断元件FE1~FE3的设定状态;锁存时钟生成电路(28)根据周期信号(例如帧信号FR)生成锁存时钟信号LCLK;锁存电路(20<SUB>1</SUB>)~(20<SUB>3</SUB>),其根据锁存时钟LCLK,周期性地获取熔断元件FE1~FE3的设定状态。根据被锁存电路(20<SUB>1</SUB>)~(20<SUB>3</SUB>)锁存的熔断元件FE1~FE3的设定状态来调整模拟值。
申请公布号 CN1494096A 申请公布日期 2004.05.05
申请号 CN03156570.0 申请日期 2003.09.09
申请人 精工爱普生株式会社 发明人 阿部雅彰
分类号 H01H9/00;H01H85/00;G09G3/36 主分类号 H01H9/00
代理机构 北京康信知识产权代理有限责任公司 代理人 余刚
主权项 1.一种用于调整模拟值的熔断电路,其特征在于包括:锁存电路,其存储熔断元件设定状态;锁存时钟生成电路,其基于周期信号,生成为所述锁存电路获取所述熔断元件的设定状态的锁存时钟;所述锁存电路是基于锁存时钟,周期性地获取所述熔断元件的设定状态;所述模拟值是基于所述锁存电路获取的所述熔断元件的设定状态而进行调整的。
地址 日本东京
您可能感兴趣的专利