发明名称 Semiconductor device
摘要 A logic circuit in a system LSI is provided with a power switch so as to cut off the switch at the time of standby, reducing leakage current. At the same time, an SRAM circuit of the system LSI controls a substrate bias to reduce leakage current.
申请公布号 US2004071032(A1) 申请公布日期 2004.04.15
申请号 US20030671513 申请日期 2003.09.29
申请人 发明人 YAMAOKA MASANAO;ISHIBASHI KOICHIRO;MATSUI SHIGEZUMI;OSADA KENICHI
分类号 G11C11/41;G11C5/14;G11C11/34;G11C11/413;G11C11/417;G11C11/418;H01L29/94;(IPC1-7):G11C7/00 主分类号 G11C11/41
代理机构 代理人
主权项
地址