发明名称 相关器和延迟锁相环电路
摘要 本发明减小了电路的规模和缩短初始同步所需编码相位检测时间。计算接收扩展谱信号中的接收扩展码和基准扩展码之间相关的相关器包括组合码产生器。它通过加权和组合许多移相的基准扩展码A<SUB>1</SUB>-A<SUB>M</SUB>输出组合扩展码。接着,运算电路同步地计算接收扩展码和许多移相的基准扩展码之间的相关性。相位检测电路检测接收扩展码和基准扩展码之间的相位差,即来自运算操作结果的接收扩展码的相位。
申请公布号 CN1146183C 申请公布日期 2004.04.14
申请号 CN99110477.3 申请日期 1999.07.16
申请人 富士通株式会社 发明人 大石泰之;长谷和男;浜田一;浅野贤彦
分类号 H04L5/00 主分类号 H04L5/00
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 杜日新
主权项 1.一种用于确定包含在扩展谱信号中的接收扩展码和基准扩展码之间相位差的相关器,包括:基准扩展码产生器,用于产生具有N片码长的基准扩展码,其中片宽为Tc;移相电路,用于分别按N·Tc/M、2N·Tc/M,……(M-1),N·Tc/M、N·Tc延迟基准扩展码,并输出M个基准扩展码A1、A2、……AM;加权电路,用于对M个基准扩展码进行加权W1、W2、……WM;组合电路,用于将加权的M个基准扩展码进行组合;运算电路,用于计算接收扩展码和组合扩展码之间相关性;和相位检测器,用于根据运算电路的相关输出电平检测所述相位差;其中相位检测器(1)如果相关电平是W1,就确定接收扩展码的相位与第1基准扩展码A1相位匹配,(2)如果相关电平是W2,就确定接收扩展码的相位与第2基准扩展码A2相位匹配,(3)如果相关电平是WM,就确定接收扩展码的相位与第M基准扩展码AM相位匹配。
地址 日本神奈川