发明名称 |
INTEGRIERTE SCHALTKREISARCHITEKTUR FÜR SCHNELLE PIN-TREIBER FÜR ANWENDUNGEN BEI KOMMERZIELLEN AUTOMATISCHEN TESTAUSRÜSTUNGEN |
摘要 |
|
申请公布号 |
DE69908096(T2) |
申请公布日期 |
2004.04.01 |
申请号 |
DE19996008096T |
申请日期 |
1999.12.16 |
申请人 |
TELASIC COMMUNICATIONS, INC. |
发明人 |
LINDER, F. |
分类号 |
G01R31/28;G01R31/319;H03K19/003;H03K19/013;H03K19/018;(IPC1-7):H03K19/003;H03K17/66 |
主分类号 |
G01R31/28 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|