发明名称 同步数字系列系统中选择外部时钟源的实现方法
摘要 本发明公开了一种同步数字系列系统中选择外部时钟源的实现方法,是将2M时钟信号的两种码型信号2Mbit和2MHz分别由2Mbit输入/输出处理单元和2MHz输入/输出处理单元进行处理;其关键在于:将当前的2M外部时钟信号直接输入2Mbit输入处理单元和2MHz输入处理单元,该两个输入处理单元对可识别的信号进行处理后,经过锁相送至各自的输出处理单元,之后由CPU控制输出与输入码型相同的2M时钟信号。采用该方法使系统能自动选择输入输出码型信号,避免人工操作可能产生的错误,从而大大提高了SDH设备的可靠性、自动性和灵活性。
申请公布号 CN1484123A 申请公布日期 2004.03.24
申请号 CN02130929.9 申请日期 2002.09.17
申请人 华为技术有限公司 发明人 崔秀国;刘维荣;郭家元
分类号 G06F1/12 主分类号 G06F1/12
代理机构 北京德琦知识产权代理有限公司 代理人 张颖玲
主权项 1、一种同步数字系列系统中选择外部时钟源的实现方法,是将2M时钟信号的两种码型信号2Mbit和2MHz分别由2Mbit输入/输出处理单元和2MHz输入/输出处理单元进行处理;其特征在于:将当前的2M外部时钟信号直接输入2Mbit输入处理单元和2MHz输入处理单元,该两个输入处理单元对可识别的信号进行处理后,经过锁相送至各自的输出处理单元,之后由CPU控制输出与输入码型相同的2M时钟信号。
地址 518057广东省深圳市科技园科发路华为用服大厦