发明名称 降低液晶面板于待机模式时功率耗损的方法
摘要 一种用来降低一液晶面板于待机模式时功率耗损的方法,该液晶面板包含复数个画素驱动器,每一画素驱动器包含一液晶电容、一储存电容、四个开关、一比较器以及一选择电路,该方法包含关闭该第一开关及该第三开关,且开启该第二开关及该第四开关,以将储存于该储存电容之电压输入至该比较器来与一参考电压作比较,并依据比较之结果输出一控制信号至该选择电路来使该选择电路依据该控制信号输出一相对应的显示信号至该液晶电容。伍、(一)、本案代表图为:第_3_图(二)、本案代表图之元件代表符号简单说明:12 第一开关 14 储存电容16 液晶电容 18 资料线20 扫描线 50 本发明画素驱动器52 第二开关 54 第三开关56 第四开关 58 比较器60 选择电路 62 第一时脉64 第二时脉
申请公布号 TW578125 申请公布日期 2004.03.01
申请号 TW092100145 申请日期 2003.01.03
申请人 友达光电股份有限公司 发明人 孙文堂
分类号 G09G3/18 主分类号 G09G3/18
代理机构 代理人 许锺迪 台北县永和市福和路三八九号五楼
主权项 1.一种用来降低一液晶面板于待机模式时功率耗损的方法,该液晶面板包含复数个画素(pixel)驱动器,用来驱动复数个画素,每一画素驱动器包含:一液晶电容;一储存电容,其系经由一第三开关连接于该液晶电容;一第一开关,连接于该储存电容及一资料线(dataline)之间,该储存电容会于该第一开关开启时接收该资料线传来之资料;一比较器(comparator),其系经由一第二开关连接于该储存电容,用来于该第二开关开启时接收该储存电容传来之资料;以及一选择电路(select circuit),其输入端系连接于该比较器之输出端,该选择电路之输出端系经由一第四开关连接于该液晶电容;该方法包含下列步骤:(a)开启该第一开关及该第三开关,且关闭该第二开关及该第四开关,以将该资料线传来之资料传至该液晶电容及该储存电容;以及(b)关闭该第一开关及该第三开关,且开启该第二开关及该第四开关,以将储存于该储存电容之电压输入至该比较器来与一参考电压作比较,并依据比较之结果输出一控制信号至该选择电路来使该选择电路依据该控制信号输出一相对应的显示信号至该液晶电容。2.如申请专利范围第1项所述之方法,其于步骤(b)中,当该储存电容之电压高于该参考电压时,该选择电路依据该控制信号输出之显示信号会使该液晶电容产生黑色之画素,而当该储存电容之电压低于该参考电压时,该选择电路依据该控制信号输出之显示信号会使该液晶电容产生白色之画素。3.如申请专利范围第1项所述之方法,其中该参考电压为一50%穿透率的画素电压。4.如申请专利范围第1项所述之方法,其中该第三开关及该第四开关为一互补之开关,当该第三开关开启时,该第四开关关闭,当该第三开关关闭时,该第四开关开启。5.如申请专利范围第4项所述之方法,其中该第三开关与该第一开关同时打开,但该第三开关则于该第一开关关闭后一段时间才关闭,使该储存电容能辅助该液晶电容电压的维持。6.如申请专利范围第5项所述之方法,其中该第二开关会于该第三开关关闭后立即打开一足够使该比较器读取该储存电容之电压的时间之后就关闭。7.如申请专利范围第1项所述之方法,其中该第三开关开启时为正常操作模式,而该第三开关闭时为待机模式。8.如申请专利范围第1项所述之方法,其中该储存电容及该液晶电容皆连接于一共同电压。9.如申请专利范围第8项所述之方法,其中该共同电压为一反转(swing)信号或一不反转信号。10.如申请专利范围第1项所述之方法,其中该第一开关系由一扫描线控制,该第二开关系由一第二时脉信号控制,该第三及第四开关系由一第一时脉信号控制。图式简单说明:图一为习知将数位记忆体整合于画素驱动器之示意图。图二为习知将动态记忆体整合于画素驱动器之示意图。图三为本发明画素驱动器之示意图。图四为图三画素驱动器操作之时序图。图五为图三画素驱动器操作的模拟电压之示意图。图六为本发明画素驱动器的电路结构之示意图。
地址 新竹市新竹科学工业园区力行二路一号