发明名称 具标准滙流排介面的雷达信号处理装置
摘要 本创作雷达信号处理装置包含一显示控制装置及一雷达扫描转换装置。显示控制装置具有一第一标准汇流排介面与该处理器连结,显示控制装置输出一第一图像信号。雷达扫描转换装置具有一第二标准汇流排介面与该处理器连结,雷达扫描转换装置因应该雷达信号及该第一图像信号信号,输出一含有目标物座标讯息之第二图像信号。
申请公布号 TW578923 申请公布日期 2004.03.01
申请号 TW088220094 申请日期 1999.11.25
申请人 宏碁股份有限公司 发明人 张葵忠
分类号 G01S7/00 主分类号 G01S7/00
代理机构 代理人
主权项 1.一种雷达信号处理装置,该雷达信号处理装置与一处理器连结,并输入一雷达信号,包含一显示控制装置,其具有一第一标准滙流排介面与该处理器连结,该显示控制装置输出一第一图像信号;一雷达扫描转换装置,其具有一第二标准滙流排介面与该处理器连结,并具有一输入端输入该显示控制装置所输出之该第一图像信号,该雷达扫描转换装置因应该雷达信号及该第一图像信号,输出一含有目标物座标讯息之第二图像信号。2.如申请专利范围第1项所述之雷达信号处理装置,其中第一标准滙流排介面为符合PCI标准之介面。3.如申请专利范围第1项所述之雷达信号处理装置,其中第一标准滙流排介面为符合AGP标准之介面。4.如申请专利范围第1项所述之雷达信号处理装置,其中第二标准滙流排介面为符合PCI标准之介面。5.如申请专利范围第1项所述之雷达信号处理装置,其中第二标准滙流排介面为符合并列埠(PARALLEL PORT)标准之介面。6.如申请专利范围第1项所述之雷达信号处理装置,其中是以可程式闸阵列(fieldprogrammable gate array-FPGA)方式决定第二标准滙流排介面。7.如申请专利范围第1项所述之雷达信号处理装置,其中第二标准滙流排介面为符合ISA标准之介面。8.如申请专利范围第1项所述之雷达信号处理装置,其中第二标准滙流排介面为符合串列埠(SERIAL PORT)标准之介面。9.一种雷达信号处理装置,该雷达信号处理装置与一电脑连结,用以处理雷达信号,其特征在于:该雷达信号处理装置具有一输入端,用以输入雷达侦测信号;该雷达信号处理装置具有一输出端,用以输出雷达侦测信号之处理结果;该雷达信号处理装置透过一滙流排介面与该电脑之处理器连结;该雷达信号处理装置透过一传输线与该电脑之一外接显示器输出埠连结;其中,该雷达信号处理装置处理雷达侦测信号及自该外接显示器输出埠接收之一第一图像信号,据以输出一含有目标物座标讯息之第二图像信号。10.如申请专利范围第9项所述之雷达信号处理装置,其中该外接显示器输出埠传送RGB、H-sync与V-sync讯号。11.一种雷达信号处理装置,包含:一电脑系统,该电脑系统具有一处理器、一显示控制器、以及一第一显示器输出埠,其中,该显示控制器控制自该处理器传送之图形资讯并输出于该第一显示器输出埠;一雷达扫瞄转换控制器,具有一雷达信号输入端与一第二显示器输出埠,该雷达扫瞄转换控制器与该第一显示器输出埠连结,并透过一滙流排介面与该电脑之处理器连结,;其中,该雷达信号处理装置自该第一显示器输出埠接收一第一图像信号,自该雷达信号输入端接收一雷达侦测信号,并据以自第二显示器输出埠输出一含有目标物座标讯息之第二图像信号。12.如申请专利范围第11项所述之雷达信号处理装置,其中该第一与第二显示器输出埠传送RGB、H-sync与V-sync讯号。图式简单说明:第一图揭露一习知技术的雷达扫描控制器第二图揭露本创作的雷达扫描控制器
地址 台北县汐止市新台五路一段八十八号八楼