主权项 |
1.一种在全非连续传输(DTX)期间节省电源之低晶片 速率或高晶片速率分时全双工或分时同步分码多 重存取之使用者设备(UE);包括: 一预处理单元,用来决定接收的信号是否包含正确 的TFCI; 一侦测单元,用来读取正确的TFCI,以决定其是否为 一特殊突发脉冲(SB); 一学习单元,用来决定何时资料将被传输,以及用 来打开与关闭不使用之所有代码与时隙的接收器 处理。2.如申请专利范围第1项之使用者设备(UE), 其中该预处理单元进一步包括: 一代码功率估计单元,用来估计接收信号之功率。 3.如申请专利范围第2项之使用者设备(UE),其中该 预处理单元进一步包括一突发脉冲品质估计单元, 用来估计接收信号之品质。4.如申请专利范围第1 项之使用者设备(UE),其中该侦测单元进一步包括 一DTX终端侦测单元,用来读取该正确之TFCI,并识别 资料是否被传输。5.如申请专利范围第4项之使用 者设备(UE),其中该侦测单元进一步包括一特殊突 发脉冲侦测单元,用来读取该正确之TFCI,并识别其 是否为一指示全DTX之特殊突发脉冲。图式简单说 明: 图1系一程序之流程图,其为MAC将资料传输之起始 限制在SBs传输定时同步之讯框的程序。 图2系图1之另一程序的流程图,其包含资料缓冲之 前,服务限定的品质。 图3系UE认识SBSP之程序的流程图。 图4系一程序之流程图,其中UE认识紧接于任何不具 资料或SB之后的UTRAN MAC是否于SBSP边界安排资料传 输。 图5系一简化程序之流程图,其为在下行链路之全 非连续传输(DTX)期间省电的简化程序。 图6系一根据本创作制作之系统的方块图。 |