发明名称 网路系统及该系统所使用之输出机器
摘要 本发明是关于一种多数机器连接网路之网路系统,具备对于连接网路(1)之扬声器(5)或显示器(6)等同步机器群发送时脉的同时,在每所定时间发送时间资讯之时脉来源(2)、和对于同步机器群经由网路提供内容之内容来源(4)、和在将内容予以再生时,内容资料被传送至同步机器群时的网路显示器,与在同步机器群之解码显示的延迟时间,对内容来源(4)提供之控制器(3),在连接网路之同步机器间,谋求时脉跟相位的同步。
申请公布号 TW577231 申请公布日期 2004.02.21
申请号 TW091116180 申请日期 2002.07.19
申请人 新力股份有限公司 发明人 藤波靖
分类号 H04N5/93;H04L7/00;H04L12/28;G06F1/04;G06F13/00 主分类号 H04N5/93
代理机构 代理人 林志刚 台北市中山区南京东路二段一二五号七楼
主权项 1.一种网路系统,是针对多数机器被连接网路之网 路系统,其特征为具备: 对上述多数机器配送时脉,并且配送时间资讯之时 脉配送手段,和 根据藉由上述时脉配送手段所配送之上述时脉以 及上述时间资讯,在各机器中调整时脉之时脉调整 手段,和 考虑资料流被通讯于上述网路上时产生之网路延 迟,而对上述多数机器施予延迟修正之延迟修正手 段。2.如申请专利范围第1项所述之网路系统,其中 , 上述延迟修正手段,是考虑上述多数机器关于上述 资料流转换时所产生之转换延迟,而施以延迟修正 。3.如申请专利范围第1项所述之网路系统,其中, 上述延迟修正手段,包含依上述机器放置之位置所 产生之延迟修正。4.一种网路系统,其特征系具备: 对被连接于网路之同步机器群发送时脉之时脉来 源,和 对被连接于上述网路之上述同步机器群,经由该网 路而提供内容之内容来源,和 当对上述内容来源提供根据在再生上述内容时,内 容资料被传送至上述同步机器群时之网路延迟和 于该机器群之解码延迟的延迟时间之控制器。5. 如申请专利范围第4项所述之网路系统,其中, 上述时脉来源,是对上述同步机器群于每所定时间 发送时间资讯。6.如申请专利范围第4项所述之网 路系统,其中, 上述内容来源,根据从上述控制器所提供之上述延 迟时间作成延迟资讯讯息,随着内容资料而对上述 同步机器群配送。7.一种输出机器,是被连接于网 路,且解码经由该网路而被提供之内容的输出机器 ,其特征系具备为: 根据经由上述网路所接收之基准时间讯号,再生时 脉之时脉再生手段,和 对经由上述网路所接收之上述内容资料,施以必要 的延迟,解码并予以输出之资料流再生手段。8.如 申请专利范围第7项所述之输出机器,其中, 更具备振荡在内部所使用之时脉的时脉振荡手段, 上述时脉再生手段,是比较所接收之上述基准时间 讯号与从上述时脉振荡手段的输出値后,藉由调整 该时脉振荡手段的振荡频率数,再生上述时脉。9. 如申请专利范围第7项所述之输出机器,其中, 上述资料流再生手段,从应输出随着上述内容资料 所接收之该内容资料的时间资讯,考虑本身的解码 延迟时间而开始解码。10.一种网路系统的同步方 法,是为了在被连接于网路之多数机器中取得输入 或输出之同步的网路系统的同步方法,其特征为: 对上述多数机器配送时脉同时配送时间资讯, 根据所配送之上述时脉和上述时间资讯,使共通之 时钟在上述多数机器动作, 考虑网路延迟以及在上述多数机器之转换延迟,将 已使用上述时钟之时间的输入时机或输出时机使 用于该多数机器, 根据所使用之上述输入时机或上述输出时机与各 个机器之转换延迟,开始各个机器的转换。11.如申 请专利范围第10项所述之网路系统的同步方法,其 中, 上述输入时机或上述输出时机,于上述网路延迟的 最大时间,加上于上述多数机器之上述转换延迟的 最大时间而决定。12.一种网路系统的同步方法,是 为了在连接网路之多数机器中取得输出同步之网 路系统的同步方法,其特征为: 经由上述网路接收时脉同时接收时间资讯, 根据已接收之上述时脉以及上述时间资讯而调整 时脉, 接收内容资料,同时接收表示开始该内容资料再生 之时间的资讯, 根据已接收之上述资讯,根据解码上述内容资料时 产生之延迟来决定解码的开始时机, 依据已决定之上述开始时机开始解码而再生上述 内容资料。13.如申请专利范围第12项所述之网路 系统的同步方法,其中, 经由上述网路接收作为内容来源之网路位址的指 定, 根据对于上述网路位址形成之延迟指示来决定上 述开始时机。图式简单说明: 第1图,是显示适用本发明之网路系统的整体构成 图。 第2图,是显示于时脉来源之第1构成例。 第3图,是显示于时脉来源之第2构成例。 第4图,是说明第1图所显示之控制器构成图。 第5图,是说明第1图所显示之内容来源构成图。 第6图,是说明第1图所显示之扬声器构成图。 第7图,是说明第1图所显示之显示器构成图。 第8图,是说明于时脉配送之时脉来源的动作图。 第9图,是说明于时脉再生之校时处理的流程图。 第10图,是显示各机器连接网路之后的处理流程图 。 第11图,是显示各机器连接网路之后的处理流程图 。 第12图,是显示机器资料库的构造图。 第13图,是显示置于控制器RAM之机器资料库的内容 图。 第14图,是显示已依照MPEG2系统(ISO13818-1)之解码器 系统概略图。 第15图,是显示供给MEPG解码器之资料形式的一例。 第16图,是显示SCR与PTSV(PTSvideo)、SCR与PTSA(PTSaudio)的 关系图。 第17图,是说明使用于本发明之延迟的图。 第18图,是说明已考虑位置补偿延迟之最大値时的 延迟。
地址 日本