发明名称 电路板以及平面显示装置
摘要 电路板具备有以扫描线作为容量负载而作成的排列基板,及为共同驱动扫描线而分别连接于扫描线之第1及第2扫描线驱动器。各第1及第2扫描线驱动器包含能以第1及第2电源端子YGVDD、YGVSS之电位为控制讯号来选择性输出的串联连接于第1及第2电源端子 YGVDD、YGVSS之间的第1及第2开关电路S1、S2,以及对应此控制讯号来设定扫描线电位之输出缓冲器(buffer),第1及第2开关电路S1、S2之驱动能力系互为不均等之结构。
申请公布号 TW575757 申请公布日期 2004.02.11
申请号 TW090112795 申请日期 2001.05.28
申请人 东芝股份有限公司 发明人 安藤浩太郎;青木良朗
分类号 G02F1/133 主分类号 G02F1/133
代理机构 代理人 林志刚 台北市中山区南京东路二段一二五号七楼
主权项 1.一种电路板具备有形成于绝缘基板上的讯号配线,及根据配置于前述讯号配线端部之外部电压及时间讯号,将第1电压及第2电压之一方输出到前述讯号配线之输出电路,其特征为前述输出电路系由驱动能力不均等之复数电路元素所构成,俾能于前述外部电压输入时输出前述第1电压。2.如申请专利范围第1项之电路板,其中前述输出电路系配置于前述讯号配线两端部。3.如申请专利范围第1项之电路板,其中前述输出电路具备有串联连接于2电源端子间之第1电路元素及第2电路元素。4.如申请专利范围第3项之电路板,其中前述输出电路之前述第1电路元素系以串联连接于复数电晶体所构成,前述第2电路元素系以并联连接于复数电晶体所构成。5.如申请专利范围第4项之电路板,其中前述复数电晶体驱动能力互为相等。6.如申请专利范围第4项之电路板,其中构成前述输出电路之前述第1电路元素之电晶体与构成前述第2电路元素之电晶体为不同导电型。7.如申请专利范围第4项之电路板,其中前述电晶体之半导体膜为聚晶矽半导体薄膜,前述电晶体与前述绝缘基板一体形成。8.如申请专利范围第4项之电路板,其中前述输出电路之前述第1电路元素之开机电阻设定成前述第2电路元素之开机电阻之3~10倍。9.一种平面显示装置具有第1及第2基板,及配置于此等基板间之光调变层之显示装置,前述第1基板具有第1讯号配线,及配置成大致直交于前述第1讯号配线之第2讯号配线,及配置于前述第1讯号配线与前述第2讯号配线交叉点附近之像素电晶体,及与前述像素电晶体电力连接之像素电极,及含有配置于前述第1及第2讯号配线之至少一方之讯号配线端部,根据外部电压及时间讯号,将第1电压及第2电压之一方输出到前述讯号配线之输出电路之驱动电路,其特征为前述输出电路系由驱动能力不均等之复数电路元素所构成,俾能于前述外部电压输入时输出前述第1电压。10.如申请专利范围第9项之平面显示装置,其中前述输出电路系配置于前述第1及第2讯号配线之至少一方之前述讯号配线两侧端部。11.如申请专利范围第10项之平面显示装置,其中前述驱动电路系设于前述第1及第2讯号配线之至少一方之前述讯号配线两侧,与基板一体形成。12.如申请专利范围第9项之平面显示装置,其中前述输出电路具有串联连接于2电源端子之间之第1及第2电路元素。13.如申请专利范围第12项之平面显示装置,其中前述输出电路之第1电路元素系由串联连接之复数电晶体所构成,前述第2电路元素系由并联连接之复数电晶体所构成。14.如申请专利范围第13项之平面显示装置,其中前述复数电晶体之驱动能力互为相等。15.如申请专利范围第14项之平面显示装置,其中构成前述输出电路之第1电路元素之电晶体与构成前述第2电路元素之电晶体为不同导电型。16.一种电路板具备有形成于绝缘基板上的讯号配线,及根据配置于前述讯号配线端部之外部电压及时间讯号,将第1电压及第2电压之一方输出到前述讯号配线之输出电路,其特征为前述输出电路系由电阻値不同之复数电路元素所构成,俾能于前述外部电压输入时输出前述第1电压。17.如申请专利范围第16项之电路板,其中前述输出电路系配置于前述讯号配线之两端部。18.一种电路板具备有形成于绝缘基板上的讯号配线,及根据配置于前述讯号配线端部之外部电压及时间讯号来设定对前述讯号配线之输出电压之输出电路,其特征为前述输出电路系由驱动能力不均等之复数电路元素所构成,将各电路元素之输出送到前述讯号配线。19.如申请专利范围第18项之电路板,其中前述输出电路系配置于前述讯号配线之两端部。图式简单说明:【第1图】本发明一实施形态之液晶显示装置之结构之概略平面图。第1图A为平面图,第1图B为断面图。【第2图】第1图所示各扫描线驱动器结构之电路图。【第3图】第2图所示NOR电路之结构之电路图。【第4图】第3图所示电晶体之双闸(dual gate)构造平面图。【第5图】先行扫描线驱动器输出电路结构之概略电路图。【第6图】附加于第5图所示最终转换器之保护电路之电路图。
地址 日本