发明名称 预置坑洞信号之解码器
摘要 提供一种预置坑洞信号之解码器。该解码器包含一移位暂存器,系接收串列之预置坑洞位元,并转换成并列之预置坑洞位元组;一式样比较器,系根据并列之预置坑洞位元组,产生奇同步位元、偶同步位元、低位元、以及高位元,该式样比较器还接收一禁能信号,藉以在该架能信号未被致能时才动作;一计数单元,系根据奇同步位元、偶同步位元、低位元、以及高位元产生计数值,用以标记预置坑洞位元之资料框的奇偶,及该资料框中的波浪状讯号的顺序;一已同步信号产生单元,系根据奇同步位元、偶同步位元、低位元、以及高位元,产生已同步信号;以及一保护单元,系接收计数器之计数值与已同步信号,藉以在已同步信号被致能时,根据计数单元之计数值在不可能有预置坑洞位元的位置将禁能信号致能。该解码器利用保护单元之禁能信号控制式样比较器的动作,藉以降低错误率。代表图:图4为本发明预置坑洞信号之解码器的方块图。元件符号:231移位暂存器、232式样比较器、233计数单元、2331或闸、2332第一计数器、2333第二计数器、236有限状态机、237保护单元、238输出单元、239式样储存单元。
申请公布号 TW574786 申请公布日期 2004.02.01
申请号 TW091133572 申请日期 2002.11.15
申请人 联发科技股份有限公司 发明人 陈浩正;吴文义
分类号 H03M13/00 主分类号 H03M13/00
代理机构 代理人 叶信金 新竹市武陵路二七一巷五十七弄十号六楼
主权项 1.一种预置坑洞信号之解码器,包含:一移位暂存器,系接收串列之预置坑洞位元,并转换成并列之预置坑洞位元组;一式样比较器,系根据前述并列之预置坑洞位元组,产生奇同步位元、偶同步位元、低位元、以及高位元,该式样比较器还接收一禁能信号,藉以在该禁能信号未被致能时才动作;一计数单元,系根据前述奇同步位元、偶同步位元、低位元、以及高位元产生计数値,用以标记前述预置坑洞位元之资料框的奇偶,及该资料框中的波浪状讯号的顺序;一已同步信号产生单元,系根据前述奇同步位元、偶同步位元、低位元、以及高位元,产生已同步信号;以及一保护单元,系接收前述计数値与已同步信号,藉以在已同步信号被致能时,根据计数单元之计数値在不可能有预置坑洞位元的位置将前述禁能信号致能。2.如申请专利范围第1项所记载之预置坑洞信号之解码器,其中前述计数单元包含:一或闸,系接收前述奇同步位元、偶同步位元、低位元与高位元,产生发现位元信号;一第一计数器,系计数一波浪信号参考时脉,并输出一波浪讯号计数値,且利用前述发现位元信号来清除计数値;以及一第二计数器,系接收前述第一计数器之输出、奇同步位元及偶同步位元,并在该第一计数器每计数过资料框所含的波浪信号个数时加1,且输出一资料框计数値,该第二计数器在发现奇同步位元时,将资料框计数値最低位元设定为H,且在发现偶同步位元时,将资料框计数値最低位元设定为L。3.如申请专利范围第2项所记载之预置坑洞信号之解码器,其中前述保护单元系在已同步信号被致能时,且前述波浪讯号计数値小于5时,将前述禁能信号致能。4.如申请专利范围第2项所记载之预置坑洞信号之解码器,其中前述已同步信号产生单元为一有限状态机。5.如申请专利范围第4项所记载之预置坑洞信号之解码器,其中前述有限状态机还产生发现偶同步信号。6.如申请专利范围第5项所记载之预置坑洞信号之解码器,其中前述保护单元系在已同步信号被致能,且在发现偶同步信号被致能时,会将禁能讯号致能,且在前述资料框计数値加1时将禁能讯号禁能。7.如申请专利范围第1项所记载之预置坑洞信号之解码器,其中前述预置坑洞位元组为8位元资料。8.如申请专利范围第7项所记载之预置坑洞信号之解码器,其中前述式样比较器在前述已同步信号未被致能时,系比较前述预置坑洞位元组与复数组8位元参考式样。9.如申请专利范围第8项所记载之预置坑洞信号之解码器,其中前述参考式样为00000111.00000110.00000101.00000100,其中当前述预置坑洞位元组与参考式样00000111相同时,前述偶同步位元被设定为高位准,当前述预置坑洞位元组与参考式样00000110相同时,前述奇同步位元被设定为高位准,当前述预置坑洞位元组与参考式样00000101相同时,前述高位元被设定为高位准,当前述预置坑洞位元组与参考式样00000100相同时,前述低位元被设定为高位准。10.如申请专利范围第7项所记载之预置坑洞信号之解码器,其中前述式样比较器在前述已同步信号被致能时,系比较前述预置坑洞位元组之较低3位元资料与复数组3位元参考式样。11.如申请专利范围第10项所记载之预置坑洞信号之解码器,其中前述参考式样为111.110.101.100,其中当前述预置坑洞位元组之较低3位元资料与参考式样111相同时,前述偶同步位元被设定为高位准,当前述预置坑洞位元组之较低3位元资料与参考式样110相同时,前述奇同步位元被设定为高位准,当前述预置坑洞位元组之较低3位元资料与参考式样101相同时,前述高位元被设定为高位准,当前述预置坑洞位元组之较低3位元资料与参考式样100相同时,前述低位元被设定为高位准。12.如申请专利范围第7项所记载之预置坑洞信号之解码器,其中前述式样比较器在前述已同步信号被致能时,系比较前述预置坑洞位元组之较低2位元资料与复数组2位元参考式样。13.如申请专利范围第12项所记载之预置坑洞信号之解码器,其中前述参考式样为11.10.01.00,其中当前述预置坑洞位元组之较低2位元资料与参考式样11相同时,前述偶同步位元被设定为高位准,当前述预置坑洞位元组之较低2位元资料与参考式样10相同时,前述奇同步位元被设定为高位准,当前述预置坑洞位元组之较低2位元资料与参考式样01相同时,前述高位元被设定为高位准,当前述预置坑洞位元组之较低2位元资料与参考式样00相同时,前述低位元被设定为高位准。14.如申请专利范围第1项所记载之预置坑洞信号之解码器,其中前述式样比较器还产生一资料预备信号。15.如申请专利范围第14项所记载之预置坑洞信号之解码器,还包含一输出单元,系接收前述奇同步位元、偶同步位元、低位元、高位元、以及资料预备信号等信号,并根据资料预备信号、奇同步位元与偶同步位元将串列之低位元、高位元转换成预置坑洞资料后输出。图式简单说明:图1显示光碟片之剖面图。图2所示为本发明产生DVD-R/RW之实体位址的方块图。图3显示波浪讯号参考时脉WOBCLK_168T、扩展信号PREPIT_EXT、预置坑洞信号、预置坑洞位址信号PREPIT_POS、以及预置坑洞使用信号PREPIT_USE之时序图。图4所示为本发明预置坑洞信号之解码器的方块图。图5显示有限状态机之状态图。图6显示保护单元之实施例。图7显示部分信号之示意图,包含发现偶同步位元信号FD_EVEN、波浪讯号计数値WOBCNT_VAL、资料框计数値FRAMECNT_VAL、禁能信号DISABLE、发现位元信号FD_BIT、以及预置坑洞信号。
地址 新竹市新竹科学工业园区创新一路十三号