发明名称 |
用于在动态随机存取存储器中隐藏刷新的方法和系统 |
摘要 |
一种用于刷新动态随机存取存储器(“DRAM”)(40)的方法和系统,包括用于多个存储体的每一个的一对存储器阵列。DRAM(40)包括通常的寻址和数据通路电路,以及刷新控制器(70),以充分地隐藏刷新的方式刷新阵列,使得DRAM(40)可被用于代替SRAM作为超高速缓冲存储器(236)。由于一次只刷新每个存储体中的一个阵列,刷新控制器(70)能允许数据被写入未被正在刷新的阵列。然后刷新控制器(70)使得写数据被临时存储,以便能将其写入已完成阵列之刷新的阵列。如果两个阵列均未被正在刷新时,该数据被写入两个阵列。通过第一检验以确定是否正在刷新任何一个阵列,从阵列中读取数据。如果是的话,从未被正在刷新的阵列读取数据。 |
申请公布号 |
CN1471710A |
申请公布日期 |
2004.01.28 |
申请号 |
CN01817488.4 |
申请日期 |
2001.08.14 |
申请人 |
米克伦技术公司 |
发明人 |
布伦特·基斯;布赖恩·M·舍利;凯文·J·瑞安;查尔斯·H·丹尼森 |
分类号 |
G11C7/00 |
主分类号 |
G11C7/00 |
代理机构 |
永新专利商标代理有限公司 |
代理人 |
夏青 |
主权项 |
1、一种动态随机存取存储器(“DRAM”),包括:第一阵列的存储单元;第二阵列的存储单元;地址电路,适于接收一地址并被构成以访问对应于该地址的该第一和第二阵列中的位置;数据通路电路,被构成以在数据终端和第一及第二阵列之间耦合数据;控制电路,适于接收存储命令,并被构成以产生对应于所述存储命令的控制信号,以访问第一和第二阵列;以及刷新电路,被连接到该控制电路和该第一及第二阵列,该刷新电路被构成以刷新该第一阵列或第二阵列中的存储单元,该刷新电路被构成以根据是否正在刷新第一阵列和是否正在刷新第二阵列的任一操作而控制对第一和第二阵列中的一个的存取。 |
地址 |
美国爱达荷 |