发明名称 用于吉位信号的时钟和数据再生器
摘要 当使用吉位速率传输数字信号时,临界路径长度很小,以致于当一般的时钟恢复电路中,使用时钟相位和数据相位间的相位抖动在数量级上估算十分短的位长度。因此建议一种时钟和数据再生器,该再生器仅包括三个在输入一侧并联的D触发器和一个延迟节,输入信号的高的位率被输入到上述电路,而同时通过作为2∶1设计的分配器,所有其他模块处理较低的时钟速率或数据速率。为扩大捕获范围,改进包括一个具有串联的窗口鉴相器或鉴频器的频率控制环。
申请公布号 CN1135781C 申请公布日期 2004.01.21
申请号 CN96196386.7 申请日期 1996.06.18
申请人 西门子公司 发明人 W·兹尔瓦斯
分类号 H04L7/033;H04J3/04 主分类号 H04L7/033
代理机构 中国专利代理(香港)有限公司 代理人 马铁良;黄向阳
主权项 1.特别用于吉位速率数字信号的时钟和数据再生装置,其中多个D触发器的D输入连接到一个数据输入,并且收到相位相对位移的时钟信号(C1,C2,C3),具有一个异或门(EXOR),该异或门的输出通过一个低通滤波器(TPF)和压控振荡器(VCO)的控制输入连接,其特征在于,第一个、第二个和第三个D触发器(DF1、DF2、DF3)的D输入和数据输入(Din)连接,所述时钟信号(C1,C2,C3)具有所述数据速率一半的频率,所述第一D触发器(DF1)和第二D触发器(DF2)的时钟信号是反相的,所述第三D触发器(DF3)的时钟信号相对于其它时钟信号被移相90度,所述第二和第三D触发器(DF2,DF3)的输出被连接到异或门(EXOR)的所属输入上,该异或门的输出端输出一个确定所述压控振荡器(VCO)频率的鉴相器输出信号,所述压控振荡器的输出信号直接或通过延迟节被连接到所述第一D触发器(DF1)、第二D触发器(DF2)或第三D触发器的时钟信号输入(C1,C2,C3)上。
地址 联邦德国慕尼黑