发明名称 锁相环电路
摘要 一种锁相环电路,包括垂直同步分离电路,选择器,相位比较器,压控振荡器,计数器和解码器电路;还包括屏蔽电路和屏蔽脉冲解码器。屏蔽电路在一垂直同步周期期间对来自一输入端的复合同步信号进行屏蔽,而屏蔽脉冲解码器根据计数器的输出产生相对基准信号有预定相移的屏蔽脉冲。该电路能够通过防止相位比较器接收一均衡脉冲分量或在1/2水平周期期间输入的一复合同步信号HVS的垂直同步信号分量来防止该相位比较器的错误工作,并能实现整个电路的稳定工作。
申请公布号 CN1135832C 申请公布日期 2004.01.21
申请号 CN98117400.0 申请日期 1998.08.27
申请人 恩益禧电子股份有限公司 发明人 牧野雄司
分类号 H04N5/12;H03L7/08 主分类号 H04N5/12
代理机构 中原信达知识产权代理有限责任公司 代理人 穆德骏
主权项 1.一种锁相环电路,用于接收含有一水平同步信号和一垂直同步信号的复合同步信号,并产生一个与该复合同步信号同步的信号,所述锁相环电路包括:一个垂直同步分离电路,用于从该复合同步信号中分离垂直同步信号以检测一垂直同步周期部分;一个屏蔽电路,用于在一垂直同步周期期间对来自一输入端的复合同步信号进行屏蔽;一个选择器,用于根据来自所述垂直同步分离电路的一个检测输出,选择根据复合同步信号所产生的一参考信号和由屏蔽电路所屏蔽的复合同步信号中的一个,并且用于根据来自垂直同步分离电路的检测输出用所述参考信号取代复合同步信号,并将其施加到所述相位比较器的一个输入端;一个相位比较器,用于检测所述选择器的输出和所述参考信号之间的相位差;一个压控振荡器,当通过一低通滤波器接收到一来自相位比较器的输出时,用于改变一振荡频率;一个计数器,用于计数来自该压控振荡器的振荡输出;一个解码器电路,用于对来自计数器的输出进行解码以产生所述参考信号,将该参考信号提供给所述选择器和相位比较器,和在计数器的计数值等于一个与水平周期对应的预定值时使计数器复位;一个屏蔽脉冲解码器,包括一个置位解码器和一个复位解码器,它们从所述计数器接收计数输出,分别产生一个具有1/4水平扫描周期间隔的置位脉冲和一个具有3/4水平扫描周期间隔的复位脉冲;和闩锁装置,用于对来自所述置位解码器和复位解码器的输出闩锁,和输出该屏蔽脉冲,以控制所述屏蔽电路的一个屏蔽周期。
地址 日本神奈川