发明名称 处理器
摘要 提供一种执行对作为SIMD运算对象的操作数位置的约束少、弹性高的SIMD运算的处理器。具备解码部(20)和运算部(40)等,若解码部(20)译码命令[vxaddh Rc,Ra,Rb],则算术逻辑、比较运算器(41)等(i)将寄存器Ra的上位16位与寄存器Rb的下位16位相加,将结果存储在寄存器Rc的上位16位中,同时,(ii)将寄存器Ra的下位16位与寄存器Rb的上位16位相加,将结果存储在寄存器Rc的下位16位中。
申请公布号 CN1467622A 申请公布日期 2004.01.14
申请号 CN03138541.9 申请日期 2003.06.03
申请人 松下电器产业株式会社 发明人 田中哲也;冈林羽月;瓶子岳人;小川一;古贺义宏;黑田学;铃木正人;清原督三;田中健;西田英志;宫阪修二
分类号 G06F9/30 主分类号 G06F9/30
代理机构 永新专利商标代理有限公司 代理人 黄剑峰
主权项 1、一种处理器,执行由1个命令来运算多个数据的SIMD型命令,其特征在于:具备译码单元,译码命令;和执行单元,根据译码单元的译码结果,执行命令,上述执行单元在通过上述译码单元译码SIMD型命令的情况下,其中,SIMD型命令包含指定运算种类的命令代码、指定由n(≥2)个数据排列构成的第1数据群的第1操作数、和指定由n个数据排列构成的第2数据群的第2操作数,对于将属于上述第1数据群的1个数据和属于上述第2数据群的1个数据为1组的n组进行由上述命令代码指定的运算,上述n组的至少1组由构成上述第1数据群的n个数据排列中的第i个数据和构成上述第2数据群的n个数据排列中的第j(≠i)个数据构成。
地址 日本大阪府