发明名称 具有多相结构的数字式接收机
摘要 一种具有多相结构的数字式接收机,其中将乘法器安装在数字式接收机的后部,并且将下采样器位于该乘法器的前面,由此可在比输入信号速率要低的速率上处理信号。
申请公布号 CN1131628C 申请公布日期 2003.12.17
申请号 CN98120322.1 申请日期 1998.08.29
申请人 三星电子株式会社 发明人 崔镇圭
分类号 H04L27/22;H04B1/16 主分类号 H04L27/22
代理机构 北京市柳沈律师事务所 代理人 杨梧;朱勤
主权项 1.一种具有按给定采样速率转换的数字输入信号的多相结构的数字式接收机,其特征是,该数字式接收机包括:多个延时器,用来对所述输入信号或前面延时器的输出顺序进行延时;第一支路,包括第一下采样器,多个下采样器,第一滤波器,多个滤波器;第一加法器及多个加法器;其中第一下采样器用来根据所述输入信号的独有特性,在可能范围内降低所述输入信号的采样速率,所述多个下采样器用来根据所述输入信号的独有特性,在可能范围内降低所述输入信号的采样速率,所述第一滤波器用来从接收到的来自所述第一下采样器的信号中仅滤波所需通道的信号,所述多个滤波器用来从接收到的来自所述多个下采样器的信号中仅滤波所需通道的信号,所述第一加法器用来将第一滤波器的输出与紧随的滤波器的输出相加,所述多个加法器用来分别将前面加法器的输出加到相应的滤波器上,其中每个所述相应的滤波器与所述多个延时器之一相关联;第二支路,具有与所述第一支路相同结构,所述第一和第二支路依所述延时器为基础是对称的;第一乘法器,用来将第一支路的最后一个加法器的输出乘以e-jWs*M*n,其中,Ws是一所需通道的标准化的中频,M是一下速率,而n是一标准化的索引。第二乘法器,用来将第二支路的最后一个加法器的输出乘以ejWs*M*n;第二加法器,用来将所述第一和第二乘法器的输出彼此相加,以计算一个与I通道相对应的信号;第三加法器,用来在所述第一和第二乘法器的输出之间产生差值;以及第三乘法器,用来将所述第三加法器的输出乘以一个虚数,以产生一个与Q通道相对应的信号。
地址 韩国京畿道