发明名称 驱动等离子体显示板的方法
摘要 本发明公开了一种用于驱动PDP的方法,且其能够抑制寻址放电和维持放电期间错误放电的发生并防止图象质量的恶化,其包括:用于初始化的复位期;寻址期,其具有其中一个奇数第二电极和偶数第二电极相继被第一次扫描,且寻址脉冲施加到第三电极上的寻址期第一半期,和随后的其余奇数第二电极和偶数第二电极相继被第一次扫描,且寻址脉冲施加到第三电极上的寻址期第二半期;和维持放电被引起发生的维持放电期,其中寻址期第二半期中的第二电极和第三电极之间的电势差被设定为一个比寻址期第一半期中的第二电极和第三电极之间的电势差更大的数值。
申请公布号 CN1459772A 申请公布日期 2003.12.03
申请号 CN03106685.2 申请日期 2003.02.28
申请人 富士通日立等离子显示器股份有限公司 发明人 横山敦史;金泽义一;西村悟
分类号 G09G3/28 主分类号 G09G3/28
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 王永刚
主权项 1.用于驱动等离子体显示板的方法,该等离子体显示板中多个第一和第二电极交替相邻彼此平行排列,多个第三电极沿着与第一和第二电极垂直的方向排列,且限定在每个电极交叉处的放电单元被排列在一个矩阵中,该方法包括:复位期,其中多个放电单元中的壁电荷的壁电荷分布被初始化;寻址期,其中根据显示数据而形成壁电荷的分布,该寻址期包括其中一个奇数第二电极和偶数第二电极相继被扫描,且寻址脉冲根据显示数据而施加到第三电极上的寻址期第一半期,和其余的奇数第二电极和偶数第二电极相继被扫描,且寻址脉冲根据显示数据而施加到第三电极上的寻址期第二半期;和维持放电期,其中根据在寻址期形成的壁电荷的分布而引起维持放电发生,其中寻址期第二半期中的第二电极和第三电极之间的电势差被设定到一个比寻址期第一半期中的第二电极和第三电极之间的电势差更大的数值。
地址 日本神奈川县