发明名称 估算静态随机存储器半导体记忆胞元的记忆状态的微分电流估算电路及读数放大器电路
摘要 一种微分电流估算电路(SBS),具有一个差分信号放大器(DV)及调整电流估算电路(SBS)的输入电阻的装置(MIN,MINB)。这个装置(MIN,MINB)与差分信号放大器(DV)的输出端(outp,outn)、差分信号放大器(DV)的输入端(inn,inp)、以及信号线(BL,BLB)均形成导电连接。差分信号放大器(DV)的输入端(inn,inp)亦与信号线(BL,BLB)形成导电连接。一种具有一个部分电路(ST2)的读数放大器电路(LV),即使在串接的电路(特别是电流估算电路(SBS))被切断后,部分电路(ST2)的输入端不再有来自串接的电路(特别是电流估算电路(SBS))提供的信号,在读数放大器电路(LV)的输出端仍然能够持续获得信号。微分电流估算电路(SBS)及读数放大器电路(LV)均设置在用于读取及估算半导体记忆胞元的记忆状态的电路配置内。一个具有自动切断功能的部分电路(STAD)可以在读取过程开始前自动激活电流估算电路,并在读取过程结束后自动切断电流估算电路。
申请公布号 CN1455413A 申请公布日期 2003.11.12
申请号 CN03124143.3 申请日期 2003.05.06
申请人 因芬尼昂技术股份公司 发明人 B·维奇特;D·施米特·兰德斯德尔;J-Y·拉古尔
分类号 G11C7/06;G11C11/419 主分类号 G11C7/06
代理机构 中国专利代理(香港)有限公司 代理人 张志醒
主权项 1.一种微分电流估算电路,其特征为:-具有一个差分信号放大器(DV),这个差分信号放大器(DV)的第一个输入端(inp)即为微分电流估算电路(SBS)的第一个输入端,差分信号放大器(DV)的第一个输入端(inp)与一个数据传输线组的第一条信号线(BL)形成导电连接,差分信号放大器(DV)的第二个输入端(inn)即为微分电流估算电路(SBS)的第二个输入端,差分信号放大器(DV)的第二个输入端(inn)与一个数据传输线组的第二条信号线(BLB)形成导电连接,-具有调整电流估算电路(SBS)的输入电阻的装置(MIN,MINB),装置(MIN,MINB)与差分信号放大器(DV)的输出端(outp,outn)及输入端(inp,inn)、以及与数据传输线组的信号线(BL,BLB)均形成导电连接。
地址 联邦德国慕尼黑