发明名称 用于电脑系统及平台确认之微处理器设计支援
摘要 一确认FUB是一种位于主动元件内之硬体系统,其可以使一电脑系统处于一压力情况。一确认FUB可以监视发布在外部汇流排上的交易并产生其它的交易以回应该被监视的交易。上述确认FUB可能是一可程式化的元件,而其回应可以由一外部输入定义。因此,确认FUB可以测试各式各样的系统事件。
申请公布号 TW561337 申请公布日期 2003.11.11
申请号 TW091104063 申请日期 2002.03.05
申请人 英特尔公司 发明人 艾曼G 艾柏都;卡麦容 麦克奈瑞;匹尤许 德赛;昆茵W 莫芮尔
分类号 G06F11/30 主分类号 G06F11/30
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种积体电路,包括:一处理核心,一资料请求管线,其具有一与处理核心沟通之仲裁器,该资料请求管线还具有一外部滙流排介面,以及一确认FUB,其具有连结到资料请求管线之外部滙流排介面的一个输入。2.如申请专利范围第1项之积体电路,其中该确认FUB的一个输出是连结到仲裁器。3.如申请专利范围第1项之积体电路,其中该确认FUB包括:一连结到外部滙流排介面之交易锁存器,以及一与交易锁存器沟通之请求库,该请求库并具有一连结到资料请求管线的输出。4.如申请专利范围第2项之积体电路,其还包括一连结到交易锁存器以及请求库之位址处理器。5.一种对一积体电路进行压力测试的方法,包括:攫取一第一外部滙流排交易,当交易的请求类型与一触发的条件相符时,产生一资料请求,以及根据资料请求产生一骚扰的滙流排交易。6.如申请专利范围第5项之方法,其中该第一外部滙流排交易与新的外部滙流排交易是由相同的积体电路所产生。7.如申请专利范围第5项之方法,其中该资料请求包括一包含于第一外部滙流排交易中之位址。8.如申请专利范围第5项之方法,其中该外部滙流排交易包括一在一系统记忆体中之第一快取线位址,且该资料请求包括一与第一快取线位址相邻之第二快取线位址。9.如申请专利范围第5项之方法,其中该外部滙流排交易包括一个位址,该位址指到一系统记忆体中之一快取线之第一部份,且该资料请求包括一指到快取线之第二部分之第二快取线。10.如申请专利范围第5项之方法,其中该骚扰的滙流排交易是在第一外部滙流排交易结束前产生的。11.一种在一积体电路中之确认FUB,该电路适用以以攫取外部滙流排交易并产生骚扰的资料请求给包含于其中的一个位址。12.如申请专利范围第11项之确认FUB,其包括:一交易锁存器,一与交易锁存器沟通之请求库,以及一与交易锁存器沟通之控制器。13.一种电脑系统,其中包括:复数个主动元件,各个元件都连结到一共用之通讯滙流排,其中一个主动元件包含一确认FUB。14.如申请专利范围第13项之电脑系统,其中该一个主动元件是一个处理器。15.如申请专利范围第13项之电脑系统,其中该一个主动元件是一个记忆体控制器。16.如申请专利范围第13项之电脑系统,其中该一个主动元件是一个IO介面。17.如申请专利范围第13项之电脑系统,其中该确认FUB包括:一与通讯滙流排沟通之交易锁存器,一与交易锁存器沟通之请求库,以及一与交易锁存器沟通之控制器。18.一种用于一电脑系统之压力测试方法,其中包括:计算在外部滙流排上没有新交易时所发生之外部滙流排循环的数目,当该数目到达一预定的临界値时,在外部滙流排上产生一个骚扰的交易。19.如申请专利范围第18项之方法,其中该骚扰的交易包括一个从一先前之滙流排交易得来的位址,该位址被修改为引用到一相邻的快取线。图式简单说明:附图1是一个根据本发明之一具体实施例之一主动元件中之FUBs之简化的方块图。附图2是一个说明根据本发明之一具体实施例之作业方法的流程图。附图3说明一个根据本发明之另一个具体实施例之一主动元件。附图4是一个根据本发明之一具体实施例之一确认FUB的方块图。附图5说明一个根据本发明之一具体实施例所制作之一处理器的具体实施例。附图6说明一个根据本发明之一具体实施例之示范型的电脑系统。附图7说明一个根据本发明之另一个具体实施例之示范型的电脑系统。
地址 美国