发明名称 万用型时钟产生器
摘要 本发明涉及一种万用型时钟产生器,包含一用于产生高频时钟信号的高频时钟区及一用于产生低频时钟信号的低频时钟区。该低频时钟区包含至少一延迟锁定回路,用于扩增该高频时钟区的高频时钟信号的脚位个数。当高频的处理器时钟、SDRAM时钟、AGP时钟和PCI时钟脚数不足时,则可串接该低频时钟区内的延迟锁定回路,以补足不足的脚位。
申请公布号 CN1450721A 申请公布日期 2003.10.22
申请号 CN02105927.6 申请日期 2002.04.09
申请人 华邦电子股份有限公司 发明人 方文琪
分类号 H03L7/06;H03L7/07 主分类号 H03L7/06
代理机构 隆天国际知识产权代理有限公司 代理人 潘培坤;陈红
主权项 1.一种万用型时钟产生器,其特征在于,它包含:一高频时钟区,用于产生高频的时钟信号;以及一低频时钟区,连接至该高频时钟区,包含:一锁相回路,用于产生低频的时钟信号;及至少一延迟锁定回路,用于扩增该高频时钟区的高频时钟信号的脚位个数。
地址 台湾省新竹
您可能感兴趣的专利