发明名称 | 双工处理器系统 | ||
摘要 | 提供了一种高性能的可小型化的双工处理器系统。在0和1处理器单元上相对应的处理器卡C0和C1间通信时,在传输的数据上加上序列号以评估传输数据的连续性,这样可重传丢失的数据。同时,在同一处理器卡的处理器单元通信时,处理器间的连接单元PC0和PC1自主地转移数据。此外,每个处理器卡装配有输入/输出单元(输入/输出转换单元和输入/输出接口单元),以至于每个输入/输出转换单元IC0和IC1根据所装配处理器卡的操作状态转换输入数据路径。 | ||
申请公布号 | CN1448859A | 申请公布日期 | 2003.10.15 |
申请号 | CN03107592.4 | 申请日期 | 2003.03.28 |
申请人 | 日本电气株式会社 | 发明人 | 须藤裕史 |
分类号 | G06F15/163 | 主分类号 | G06F15/163 |
代理机构 | 中科专利商标代理有限责任公司 | 代理人 | 朱进桂 |
主权项 | 1.一种双工的处理器系统,用于安装在每个0和1系统处理器卡的处理器单元间转移数据,以使所述处理器的各自的内存内容相互一致,其中,每个所述处理器单元包括:信息加入装置,用于在到另一系统的所述处理器单元的传输数据上加入信息,以评估所述传输数据的连续性;信息检测装置,用来检测来自另一系统的所述处理器单元的接收数据中加入的所述信息;通知装置,用来把所述的信息检测装置检测的所述信息的接收完成通知到传输到另一系统的所述处理器单元;传输控制装置,响应来自另一系统的所述处理器单元的接收完成通知,控制数据传输到另一系统的所述处理器单元。 | ||
地址 | 日本东京都 |