发明名称 集成电路装置及神经元
摘要 由可变电阻11-1至11-n构成的加权装置对输入信号进行加权,每个可变电阻由具有包含锰的钙钛矿结构的氧化物制成,该材料在室温下根据施加的脉冲电压的累加次数改变其阻值,并且能够以非易失性方式保持其阻值。然后,加权后的信号输入到运算单元12。作为每个可变电阻11-1至11-n的氧化物薄膜根据施加的脉冲电压的累加次数改变其阻值,并且在电源被切断后也能够以非易失性方式保持其阻值。因而,通过根据施加的脉冲电压的累加次数改变加权系数,就能够实现更加类似于人类神经的神经元。
申请公布号 CN1447457A 申请公布日期 2003.10.08
申请号 CN03108292.0 申请日期 2003.03.27
申请人 夏普株式会社 发明人 田尻雅之;粟屋信义
分类号 H01L49/00;H01L27/10;G06G7/00;G06N3/06 主分类号 H01L49/00
代理机构 中科专利商标代理有限责任公司 代理人 陈瑞丰
主权项 1.一种集成电路装置,其特征在于包括:由根据施加的脉冲电压的累加次数改变其电阻,并以非易失的方式保持该电阻的材料制成的可变电阻(11-1;11-2;11-3;...);运算装置,用于根据由所述可变电阻(11-1 ; 11-2;11-3;...)转换的输入信号进行算术运算,并且当运算结果超过预定值时输出预定输出信号。
地址 日本大阪府