发明名称 半导体集成电路
摘要 本发明公开了一种半导体集成电路。在该集成电路中,具有相同相位差的多相位时钟信号由一个多级差分环形振荡器供给另外的电路。多相位时钟能避免因多相位时钟信号布线之间的电磁耦合而引起的波形变坏;而且能把布线布置在尽可能小的面积内。半导体集成电路包括多级放大器电路,一个逻辑电路和多条布线。多级放大器电路环形连接,用于执行振荡工作。逻辑电路用于根据多级放大器电路输出信号中的预定信号来执行逻辑运算,以便输出多个彼此具有不同相位和占空因数不等于0.5的时钟信号。多条布线用于传输由逻辑电路输出的多个时钟信号。
申请公布号 CN1444797A 申请公布日期 2003.09.24
申请号 CN01813321.5 申请日期 2001.07.18
申请人 哉英电子股份有限公司 发明人 冈村淳一
分类号 H03K3/03;H03K5/15;G06F1/04 主分类号 H03K3/03
代理机构 北京北新智诚专利代理有限公司 代理人 张卫华
主权项 1.一种半导体集成电路,其特征在于:它包括:多级放大器电路,以环形方式连接,用于执行振荡工作;一个逻辑电路,用于根据所述多级放大器电路输出信号中的预定信号执行逻辑运算,以便输出彼此具有不同相位的占空因数不等于0.5的多个时钟信号;多条布线,用于传输由所述逻辑电路输出的所述多个时钟信号。
地址 日本国东京都