发明名称 提供每位元冗余之积体电路记忆体装置及其操作方法
摘要 一积体电路记忆体装置包括规划成多个区块的多记忆体单元,每个区块包含多个主要记忆体单元,来回地与个别的输入/输出线路连接及切断。个别的输入/输出线路响应至主要行选择线路和多个冗余记忆体单元。主要行选择线路和多个冗余记忆体单元来回地与一些响应至冗余行选择线路的输入/输出线路,做连接及切断。此装置进一步地包括行选择电路,连结至主要行选择线路以及冗余行选择线路,响应第一行位址的输入而驱动第一主要行选择电路,以及驱动第一冗余行选择电路,其取代了响应第二行位址输入的第一主要行选择线路。此装置更进一步地包括多个感测放大器,和输入/输出控制电路,其可组态化以选择性地连接输入/输出线路至感测放大器,以致于与第一主要行选择线路连接的主要记忆体单元会连接到一感测放大器,响应第一行位址的输入;与第一冗余行选择电路连接的冗余记忆体单元会连接到此感测放大器,响应第二行位址的输入。相关的操作方法也会被讨论。
申请公布号 TW550586 申请公布日期 2003.09.01
申请号 TW091101823 申请日期 2002.02.01
申请人 三星电子股份有限公司 发明人 李再九
分类号 G11C7/00 主分类号 G11C7/00
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种积体电路记忆体装置,包含:规划成多个区块的多记忆体单元,每个区块包含多个主要记忆体单元,来回地与个别的输入/输出线路连接及切断,个别的输入/输出线路响应至主要行选择线路和多个冗余记忆体单元,主要行选择线路和多个冗余记忆体单元来回地与一些响应至冗余行选择线路的输入/输出线路,做连接及切断;一行选择电路连结至主要行选择线路以及冗余行选择线路,响应第一行位址的输入而驱动第一主要行选择电路,以及驱动第一冗余行选择电路,其取代了响应第二行位址输入的第一主要行选择线路;多个感测放大器;和一输入/输出控制电路,其可组态化以选择性地连接输入/输出线路至感测放大器,以致于与第一主要行选择线路连接的主要记忆体单元会连接到一感测放大器,响应第一行位址的输入;与第一冗余行选择电路连接的冗余记忆体单元会连接到此感测放大器,响应第二行位址的输入。2.如申请专利范围第1项的记忆体装置,其中多个输入/输出线路个别地连接至一些记忆体单元的区块,其中第一主要记忆体单元和第一冗余记忆体单元皆位于相同记忆体单元的区块。其中输入/输出控制电路经由相同记忆体单元的区块之输入/输出线路,连接第一主要记忆体单元和第一冗余记忆体单元至一感测放大器。3.如申请专利范围第1项的记忆体装置,其中多个输入/输出线路个别地连接至一些记忆体单元的区块,其中第一主要记忆体单元和第一冗余记忆体单元个别位于第一和第二记忆体单元的区块,以及其中输入/输出控制电路经由第一和第二输入/输出线路,连接第一主要记忆体单元和第一冗余记忆体单元至一感测放大器。4.如申请专利范围第1项的记忆体装置,其中该输入/输出控制电路包含:多个开关来回地在输入/输出线路和感测放大器间做连接和切断的动作;和一开关控制电路控制多个开关。5.如申请专利范围第4项的记忆体装置,其中控制电路是熔线可程式化的。6.一种积体电路记忆体装置,包含:多个输入/输出区块,每个区块区分为具有多个记忆体单元的第一和第二区块,以及具有第一局部输入/输出线路和第一全局输入/输出线路给第一区块,以及第二局部输入/输出线路和第二全局输入/输出线路给第二区块,其中资料是从第一输入/输出区块里的记忆体单元,经由第一局部输入/输出线路以及第一输入/输出线做输入和输出,以及资料是从第二输入/输出区块里的记忆体单元,经由第二局部输入/输出线路以及第二输入/输出线做输入。7.如申请专利范围第6项的积体电路记忆体装置,其中第一和第二区块都包括行选择线路用以做主要记忆体单元的正常操作,和多余行选择线路用以更换有损坏的记忆体单元,其中预定输入/输出区块的第一区块里有损坏的行选择线路,会被预定输入/输出区块的第一区块里一多余行选取线路,预定输入/输出区块的第二区块里一多余行选取线路以及毗连预定输入/输出区块的一输入/输出区块的第二区块里多余行选取线路之任一个所替换。8.如申请专利范围第7项的积体电路记忆体装置,其中预定输入/输出区块的第二区块里有损坏的行选择线路,会被预定输入/输出区块的第一区块里一多余行选取线路,预定输入/输出区块的第二区块里一多余行选取线路以及另一毗连预定输入/输出区块的一输入/输出区块的第一区块里多余行选取线路之任一个所替换。9.如申请专利范围第7项的积体电路记忆体装置,其中一行选择线路和一多余行选取线路会被预定输入/输出区块的一行位址同时启动,如果预定输入/输出区块的第一区块里有损坏的行选择线路,会被毗连输入/输出区块的第一区块里一多余行选取线路所替换。10.如申请专利范围第8项的积体电路记忆体装置,其中一行选择线路和一多余行选取线路会被另一毗连预定输入/输出区块的一行位址同时启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被另一毗连输入/输出区块的第一区块里一多余行选取线路所替换。11.如申请专利范围第7项的积体电路记忆体装置,进一步包含:多个输入/输出感测放大器用于每一个输入/输出区块;以及连结毗连输入/输出区块的第二全局输入/输出线路至输入/输出感测放大器之输入/输出控制电路,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被毗连输入/输出区块的第二区块里一多余行选取线路所替换。12.如申请专利范围第11项的积体电路记忆体装置,其中输入/输出控制电路连结输入/输出区块的第一全局输入/输出线路至输入/输出感测放大器,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第一区块里一多余行选取线路所替换。13.如申请专利范围第12项的积体电路记忆体装置,其中输入/输出控制电路连结输入/输出区块的第二全局输入/输出线路至输入/输出感测放大器,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第二区块里多余行选取线路所替换。14.如申请专利范围第13项的积体电路记忆体装置,其中输入/输出控制电路包含:一第一开关用以连接毗连输入/输出区块里第二全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第一开关控制信号的启动;一第二开关用以连接预定输入/输出区块里第一全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第二开关控制信号的启动;一第三开关用以连接预定输入/输出区块里第二全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第三开关控制信号的启动;以及一控制信号产生器用以产生第一,第二,和第三控制信号,其中第一控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被毗连输入/输出区块的第二区块里一多余行选取线路所替换,第二控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第一区块里一多余行选取线路所替换,第三控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第二区块里多余行选取线路所替换。15.一种积体电路记忆体装置,包含:多个输入/输出区块,每个区块区分为具有多个记忆体单元的第一和第二区块,行选择线路用以做主要记忆体单元的正常操作,和多余行选择线路用以更换有损坏的记忆体单元,以及每一个都包括第一局部输入/输出线路和第一全局输入/输出线路予第一区块,以及第二局部输入/输出线路和第二全局输入/输出线路予第二区块,其中预定输入/输出区块的第一区块里有损坏的行选择线路,会被预定输入/输出区块的第一区块里一多余行选取线路,预定输入/输出区块的第二区块里一多余行选取线路以及毗连预定输入/输出区块的一输入/输出区块的第二区块里多余行选取线路之任一个所替换。16.如申请专利范围第15项的积体电路记忆体装置,其中预定输入/输出区块的第二区块里有损坏的行选择线路,会被预定输入/输出区块的第一区块里一多余行选取线路,预定输入/输出区块的第二区块里一多余行选取线路以及另一毗连预定输入/输出区块的一输入/输出区块的第一区块里多余行选取线路之任一个所替换。17.如申请专利范围第15项的积体电路记忆体装置,其中一行选择线路和一多余行选取线路会被另一毗连预定输入/输出区块的一行位址同时启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被另一毗连输入/输出区块的第二区块里多余行选取线路所替换。18.如申请专利范围第16项的积体电路记忆体装置,其中一行选择线路和一多余行选取线路会被另一毗连预定输入/输出区块的一行位址同时启动;如果预定输入/输出区块的第二区块里有损坏的行选择线路,而被另一毗连输入/输出区块的第一区块里多余行选取线路所替换。19.如申请专利范围第15项的积体电路记忆体装置,进一步包含:多个输入/输出感测放大器用于每一个输入/输出区块;以及一开关控制器,连结毗连输入/输出区块的第二全局输入/输出线路至输入/输出感测放大器,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被毗连输入/输出区块的第二区块里一多余行选取线路所替换。20.如申请专利范围第19项的积体电路记忆体装置,其中输入/输出控制电路连结输入/输出区块的第一全局输入/输出线路至输入/输出感测放大器,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第一区块里一多余行选取线路所替换。21.如申请专利范围第20项的积体电路记忆体装置,其中输入/输出控制电路连结输入/输出区块的第二全局输入/输出线路至输入/输出感测放大器,用于预定输入/输出区块;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第二区块里多余行选取线路所替换。22.如申请专利范围第21项的积体电路记忆体装置,其中输入/输出控制电路包含:一第一开关用以连接毗连输入/输出区块里第二全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第一开关控制信号的启动;一第二开关用以连接预定输入/输出区块里第一全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第二开关控制信号的启动;一第三开关用以连接预定输入/输出区块里第二全局输入/输出线路至输入/输出感测放大器予预定输入/输出区块,以响应第三开关控制信号的启动;以及一控制信号产生器用以产生第一,第二,和第三控制信号,其中第一控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被毗连输入/输出区块的第二区块里一多余行选取线路所替换,第二控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第一区块里一多余行选取线路所替换,第三控制信号被启动;如果预定输入/输出区块的第一区块里有损坏的行选择线路,而被预定输入/输出区块的第二区块里多余行选取线路所替换。23.一种操作一记忆体装置的方法,包括规划成多个区块的多记忆体单元,每个区块包含多个主要记忆体单元,来回地与个别的输入/输出线路连接及切断,个别的输入/输出线路响应至主要行选择线路和多个冗余记忆体单元,主要行选择线路和多个冗余记忆体单元来回地与一些响应至冗余行选择线路的输入/输出线路,做连接及切断,该方法包括:驱动第一主要行选择电路,响应第一行位址的输入;驱动第一冗余行选择电路,取代了响应第二行位址输入的第一主要行选择线路;以及选择性地连接输入/输出线路至感测放大器,以致于与第一主要行选择线路连接的主要记忆体单元会连接到一感测放大器,响应第一行位址的输入;与第一冗余行选择电路连接的冗余记忆体单元会连接到此感测放大器,响应第二行位址的输入。24.如申请专利范围第23项的方法,其中多个输入/输出线路个别地连接至一些记忆体单元的区块,其中第一主要记忆体单元和第一冗余记忆体单元皆位于相同记忆体单元的区块,其中选择性地连接输入/输出电路至一感测放大器,包括经由相同记忆体单元的区块之输入/输出线路,连接第一主要记忆体单元和第一冗余记忆体单元至该感测放大器。25.如申请专利范围第23项的方法,其中多个输入/输出线路个别地连接至一些记忆体单元的区块,其中第一主要记忆体单元和第一冗余记忆体单元皆位于记忆体单元的第一和第二区块,其中选择性地连接输入/输出电路至一感测放大器,包括经由记忆体单元的第一和第二区块之第一和第二输入/输出线路,连接第一主要记忆体单元和第一冗余记忆体单元至该感测放大器。26.如申请专利范围第23项的方法,其中选择性地连接输入/输出电路至一感测放大器包括操作多个开关,来回地在输入/输出线路与多个感测放大器间连接和切断,其中在选择性地连接输入/输出电路至感测放大器之前,先程式化开关控制电路以操作多个开关以致于第一主要行选择线路的主要记忆体单元连接到一感测放大器,响应第一行位址的输入;第一冗余行选择线路的第一冗余记忆体单元连接到此感测放大器,响应第二行位址的输入。图式简单说明:图1和2是传统的积体电路记忆体装置的概略图。图3是依照本发明的一些具体实施例,一记忆体装置的概略图。图4是依照本发明进一步的具体实施例,一输入/输出控制电路的概略图。
地址 韩国