发明名称 具有在睡眠模式操作时抑制内部漏电流损失之控制逻辑之积体电路及操作其之方法
摘要 积体电路元件利用在晶片上之电源关闭控制回路去控制当此元件内部之机能逻辑电路,切换入或切换出闲置操作模式(如睡眠模式)时,此元件之至少一外部电源信号的时脉应用。在个别之闲置操作模式期间,藉由外部电源信号的移动,改善个别机能逻辑电路之漏电流特性。此至少一个外部电源信号为藉由一个或更多之功率电晶体响应外部功率电晶体控制回路产生之信号所提供。这些功率电晶体可提供电源给耦接于此积体电路晶片上之个别电源供应针脚,且外部功率电晶体控制回路可响应由此积体电路晶片所产生之一或多个信号。
申请公布号 TW550783 申请公布日期 2003.09.01
申请号 TW091103904 申请日期 2002.03.04
申请人 三星电子股份有限公司 发明人 崔薰;李裁荣
分类号 H01L27/00 主分类号 H01L27/00
代理机构 代理人 詹铭文 台北市中正区罗斯福路二段一○○号七楼之一;萧锡清 台北市中正区罗斯福路二段一○○号七楼之一
主权项 1.一种积体电路元件,包括:复数个内部机能逻辑电路,分别具有一个别之有效操作模式与一省电睡眠操作模式,该些内部机能逻辑电路分别具有产生一个别之睡眠模式要求之一第一输出;以及一内部电源控制逻辑电路,响应于在该第一输出所产生之该睡眠模式要求而产生一个别之电源关闭信号,该些个别之电源关闭信号提供给该积体电路元件之外部,以在该个别之有效操作模式与睡眠操作模式期间,控制将电源提供至该些个别之内郁机能逻辑电路或停止电源的提供。2.如申请专利范围第1项所述之积体电路元件,其中该内部电源控制逻辑电路具有该有效操作模式,但不具有该省电睡眠操作模式。3.如申请专利范围第2项所述之积体电路元件,其中该积体电路元件具有复数个电源供应焊垫以接收个别之复数个外部电源供应信号,且其中,该些外部电源供应信号中之每一个被提供给该些内部机能逻辑电路中之一个。4.如申请专利范围第3项所述之积体电路元件,其中该内部电源控制逻辑电路所产生之该些电源关闭信号被提供至电性耦接该些电源供应焊垫之一外部电源切换回路;且其中,该些电源关闭信号中之每一个之一値影响外部的该电源切换回路供应或停止供应电源至该些电源供应焊垫之其一。5.如申请专利范围第4项所述之积体电路元件,其中外部的该电源切换回路包括:一功率电晶体抑制电路,响应于该些电源关闭信号;以及复数个功率电晶体,耦接该功率电晶体控制电路并产生该些外部电源供应信号。6.如申请专利范围第2项所述之积体电路元件,其中该内部电源控制逻辑电路包括具有产生个别之一有效模式重新启动信号之一输出之一有效模式重新启动控制电路。7.如申请专利范围第6项所述之积体电路元件,其中该些内部机能逻辑电路响应于该有效模式重新启动控制电路所产生之该些个别之有效模式重新启动信号。8.一种积体电路元件系统,包括:一积体电路晶片;一内部机能逻辑电路,位于该积体电路晶片上,该内部机能逻辑电路具有一有效操作模式以及一省电睡眠操作模式,该省电睡眠操作模式于该积体电路晶片上或该积体电路晶片外之一睡眠模式要求产生时开始操作;一内部电源控制逻辑电路,位于该积体电路晶片上,并响应于该睡眠模式要求而产生一电源关闭信号;一有效/睡眠模式电源供应焊垫,延伸于该积体电路晶片上,且电性耦接于该内部机能逻辑电路;以及一电源切换回路,位于该积体电路晶片之外部,电性耦接于该有效/睡眠模式电源供应焊垫,并响应于该内部电源控制逻辑电路所产生之该电源关闭信号而供应或停止供应电源至该有效/睡眠模式电源供应焊垫上。9.如申请专利范围第8项所述之积体电路元件系统,其中该内部电源控制逻辑电路具有该有效操作模式,但不具有该省电睡眠操作模式。10.如申请专利范围第9项所述之积体电路元件系统,其中该电源切换回路包括:一功率电晶体控制电路,以响应该电源关闭信号;以及一功率电晶体,电性耦接该功率电晶体控制电路以及该有效/睡眠模式电源供应焊垫。11.如申请专利范围第9项所述之积体电路元件系统,其中该内部电源控制逻辑电路包括具有产生一有效模式重新启动信号之一输出之一有效模式重新启动控制电路。12.如申请专利范围第11项所述之积体电路元件系统,其中该有效模式重新启动控制电路产生一结束睡眠控制信号;且其中,该内部电源控制逻辑电路包括响应于该结束睡眠控制信号之一电源关闭控制电路。13.如申请专利范围第12项所述之积体电路元件系统,其中该电源关闭控制电路具有以该结束睡眠控制信号以及一睡眠要求为输入之一罩覆电路。14.如申请专利范围第13项所述之积体电路元件系统,其中该内部电源控制逻辑电路包括响应于一中断信号而产生一唤醒信号之一唤醒逻辑电路;且其中,该有效模式重新启动控制电路包括对与该唤醒信号有关之该结束睡眠控制信号进行计时之一计时器。15.如申请专利范围第14项所述之积体电路元件系统,其中该电源关闭控制电路响应该唤醒信号而重置该电源关闭信号。16.如申请专利范围第15项所述之积体电路元件系统,其中该电源切换回路在该电源关闭信号重置之时,同步由停止供应电源至该有效/睡眠模式电源供应焊垫之模式切换为供应电源给该有效/睡眠模式电源供应焊垫之模式。17.一种积体电路元件,包括:一内部机能逻辑电路,具有一有效操作模式与一省电睡眠操作模式,该内部机能逻辑电路具有产生一睡眠模式要求之一输出;以及一内部电源控制逻辑电路,响应于该输出所产生之该睡眠模式要求而产生一电源关闭信号,该电源关闭信号被提供给该积体电路元件之外部,以在该有效模式或该省电睡眠操作模式中,分别控制供应电源或停止供应电源给该内部机能逻辑电路。18.一种积体电路元件之操作方法,包括下列步骤:将该积体电路元件中之一第一与一第二机能逻辑电路操作于个别电源供应模式,且于此期间以该积体电路元件外部之一电源切换回路选择性地供应电源至该第一与该第二机能逻辑电路;在该积体电路元件内部或外部产生一启动第一睡眠模式要求信号;响应于该启动第一睡眠模式要求信号,将一启动第一电源关闭信号由该积体电路元件传递至该电源切换回路;以及回应于该启动第一电源关闭信号,将外部的该电源切换回路由一第一电源供应模式切换为一第一电源停止模式,在此期间,电源会被选择性的停止供应给该第一机能逻辑电路而不会改变电源至该第二机能逻辑电路的状态。19.如申请专利范围第18项所述之积体电路元件之操作方法,其中该传递步骤包括产生同步于该第一睡眠模式要求信号之领先缘的该第一电源关闭信号之领先缘。20.如申请专利范围第18项所述之积体电路元件之操作方法,更包括于该积体电路元件之外部或内部产生一中断信号之步骤,且其中,该传递步骤包括产生同步于该中断信号之领先缘的该第一电源关闭信号之落后缘。21.如申请专利范围第20项所述之积体电路元件之操作方法,其中该切换步骤包括同步于该第一电源关闭信号之落后缘以将外部的该电源切换回路由该第一电源停止模式切换回该第一电源供应模式。22.一种积体电路元件之操作方法,包括下列步骤:将位于该积体电路元件内之一第一机能逻辑电路操作于一省电模式,在该省电模式期间,位于该积体电路元件外之一电源切换回路选择性地将电源供应到该第一机能逻辑电路;由该积体电路元件内部或外部产生一启动第一睡眠模式要求信号;响应于该启动第一睡眠模式要求信号,将一启动第一电源关闭信号由该积体电路元件传递至该电源切换回路;以及响应于该启动第一电源关闭信号,将外部的该电源切换回路由一第一电源供应模式切换至一第一电源停止模式,在该第一电源停止模式期间,电源会被选择性地停止供应至该第一机能逻辑电路。23.如申请专利范围第22项所述之积体电路元件之操作方法,其中该传递步骤包括以产生同步于该第一睡眠模式要求信号之领先缘的该第一电源关闭信号之领先缘。24.如申请专利范围第22项所述之积体电路元件之操作方法,更包括于该积体电路元件之外部或内部产生一中断信号,且其中,该传递步骤包括产生同步于该中断信号之领先缘的该第一电源关闭信号之落后缘。25.如申请专利范围第24项所述之积体电路元件之操作方法,其中该切换步骤包括同步于该第一电源关闭信号之落后缘,将外部的该电源切换回路由该第一电源停止模式切回该第一电源供应模式。图式简单说明:第1图绘示的是根据本发明第一实施例之积体电路元件与相关之电源切换回路之方块图;第2图绘示的是根据本发明第二实施例之积体电路元件之方块图;第3图绘示的是根据本发明第三实施例之积体电路元件之方块图;第4图绘示的是第1图至第3图中之积体电路元件操作之时序图;以及第5图绘示的是第1图至第3图中之积体电路元件操作之流程图。
地址 韩国