摘要 |
Beschrieben wird eine Adressiereinrichtung zum Selektieren eines Elementes aus einer Menge von N 2·K· regulären Elementen (NE) oder ersatzweise eines Elementes aus einer Menge von R < N redundanten Elementen (RE) abhängig von einer K-Bit-Eingangsadresse, die einem die regulären Elemente adressierenden 1-aus-N-Decoder (10) angelegt wird. Für jedes redundante Element ist eine Umleitungsschaltung (220) vorgesehen, mit jeweils einem Referenzbitgeber (22) zur Lieferung von K Referenzbits, die durch selektives Zerstören oder durch selektives Einbringen leitender Brücken programmierbar sind, um eine Vergleichseinrichtung (21, 25) auf das Erkennen einer ausgewählten Adresse einzustellen. Wird die betreffende Adresse erkannt, adressiert die Umnleitungsschaltung das ihr zugeordnete redundante Element unter Abschaltung des 1-aus-N-Decoders, sofern sie sensibilisiert ist. Zur ihrer Sensibilisierung prüft jede Umleitungsschaltung M >= K vorgewählte Exemplare der Referenzbits, um die betreffende Umleitungsschaltung in den funktionsfähigen Zustand zu setzen, falls sich die Binärwerte dieser Referenzbits von einer ausgesuchten Bitkombination unterscheiden.
|