发明名称 Adressiereinrichtung zum Selektieren regulärer und redundanter Elemente
摘要 Beschrieben wird eine Adressiereinrichtung zum Selektieren eines Elementes aus einer Menge von N 2·K· regulären Elementen (NE) oder ersatzweise eines Elementes aus einer Menge von R < N redundanten Elementen (RE) abhängig von einer K-Bit-Eingangsadresse, die einem die regulären Elemente adressierenden 1-aus-N-Decoder (10) angelegt wird. Für jedes redundante Element ist eine Umleitungsschaltung (220) vorgesehen, mit jeweils einem Referenzbitgeber (22) zur Lieferung von K Referenzbits, die durch selektives Zerstören oder durch selektives Einbringen leitender Brücken programmierbar sind, um eine Vergleichseinrichtung (21, 25) auf das Erkennen einer ausgewählten Adresse einzustellen. Wird die betreffende Adresse erkannt, adressiert die Umnleitungsschaltung das ihr zugeordnete redundante Element unter Abschaltung des 1-aus-N-Decoders, sofern sie sensibilisiert ist. Zur ihrer Sensibilisierung prüft jede Umleitungsschaltung M >= K vorgewählte Exemplare der Referenzbits, um die betreffende Umleitungsschaltung in den funktionsfähigen Zustand zu setzen, falls sich die Binärwerte dieser Referenzbits von einer ausgesuchten Bitkombination unterscheiden.
申请公布号 DE10205196(A1) 申请公布日期 2003.08.28
申请号 DE20021005196 申请日期 2002.02.08
申请人 INFINEON TECHNOLOGIES AG 发明人 MORGAN, ALAN;FISCHER, HELMUT
分类号 G11C29/00;(IPC1-7):G11C29/00 主分类号 G11C29/00
代理机构 代理人
主权项
地址