发明名称 频率合成电路
摘要 一种频率合成电路,系由倍频电路及锁相回路所组成;其中倍频电路可将低频之参考信号转换为高频信号,以作为锁相回路参考信号之用,如此锁相回路之回路频宽可进而提高,藉此降低输出信号之抖动杂讯。本发明主要利用延迟回路产生均分参考信号周期之多相位输出信号,并经由相位之合成达到倍频之效果。经由延迟回路与锁相回路二次倍频的作用可降低锁相回路单次高倍倍频所导致之相位误差累积,其倍频倍数可分别藉由延迟锁相回路之倍频电路与锁相回路之除频器来调整实现。
申请公布号 TW546923 申请公布日期 2003.08.11
申请号 TW090130048 申请日期 2001.12.05
申请人 陈巍仁 发明人 陈巍仁
分类号 H03L7/06 主分类号 H03L7/06
代理机构 代理人 江舟峰 台北市中山区长安东路二段八十一号六楼
主权项 1.一种频率合成电路,其中包括有一倍频电路及一锁相回路;外部之参考信号经由该倍频电路倍频后之输出结果,作为锁相回路之参考信号,以提高锁相回路之频宽。2.如申请专利范围第1项所述之频率合成电路,其中该倍频电路由延迟锁相回路与相位合成器所组成;该延迟锁相回路用来产生均分参考信号周期之多相位输出,而相位合成器利用多相位输出信号合成等效之倍频信号。3.一种频率合成电路,其中包括有一倍频电路、一多功器、一数位逻辑选择器及一锁相回路;藉由外部之参考信号经由该倍频电路之输出结果,以及配合数位逻辑选择器之多相位参考信号输出至多功器和相位合成器进行处理,而相位合成器的输出即作为锁相回路之参考信号。4.如申请专利范围第3项所述之频率合成电路,其中该倍频电路由延迟锁相回路与相位合成器所组成;该延迟锁相回路用来产生均分参考信号周期之多相位输出,并配合数位逻辑选择器选择对应多相位参考信号输出至相位合成器,藉由相位合成器之作用以合成不同之等效倍频信号。图式简单说明:图一为传统之频率合成器架构图;图二为本发明之频率合成电路的架构图;图三为均分一个周期的多相位输出信号图;图四为利用均分一个周期的四相位输出信号合成二倍频输出之电路架构图;图五为利用均分一个周期的四相位输出信号合成二倍频输出之信号分析图;图六为利用均分一周期之8相位信号合成之两倍频Q2,与四倍频Q4之输出信号分析图;图七为利用均分一周期之n相位信号 倍倍频相位合成器之架构图;以及图八为可程式之频率合成电路架构图。
地址 新竹市长春街一六七巷二九八弄一号