发明名称 数字锁相环电路以及方法
摘要 一种数字锁相环电路包括:捕获器,按照动作模式信号,根据从外部输入的基准时钟生成复位信号;鉴相器,由复位信号复位,将基准时钟的相位和与基准时钟信号同频的自分频时钟的相位比较,生成鉴相信号;频率合成器,通过根据鉴相信号改变系统时钟的分频比生成校正的时钟信号和作为最终输出的动作时钟信号;脉冲噪声抑制器,用于从由外部输入的基准时钟信号中抑制脉冲噪声分量,并将已抑制了噪声的基准时钟信号输出到捕获器和鉴相器;和分频器,其由复位信号进行复位,用于分频该系统时钟信号,并将含有第一时钟信号的多个分频的时钟信号提供给该鉴相器。
申请公布号 CN1115779C 申请公布日期 2003.07.23
申请号 CN98114874.3 申请日期 1998.05.21
申请人 三星电子株式会社 发明人 李益镛
分类号 H03L7/00 主分类号 H03L7/00
代理机构 北京市柳沈律师事务所 代理人 马莹
主权项 1.一种数字锁相环电路,包括:捕获器,按照用于与外部系统同步的动作模式信号,根据从外部输入的基准时钟信号生成复位信号;鉴相器,其由复位信号进行复位,用于将基准时钟信号的相位和与该基准时钟信号同频的自分频的第一时钟信号的相位进行比较,并生成鉴相信号;频率合成器,用于根据鉴相信号改变系统时钟信号的分频比来生成校正的时钟信号和锁定为最后输出的动作时钟信号;脉冲噪声抑制器,用于从由外部输入的基准时钟信号中抑制脉冲噪声分量,并将已抑制了噪声的基准时钟信号输出到捕获器和鉴相器;以及分频器,其由复位信号进行复位,用于分频该系统时钟信号,并将含有第一时钟信号的多个分频的时钟信号提供给该鉴相器。
地址 韩国京畿道