发明名称 高清晰度电视系统
摘要 一个高清晰度电视系统有至少两个视频摄像机,一个模拟至数字转换器(ADC),一个视频标准转换器,内部存储器(RAM),用于合成与视频摄像机的输出相连的并且互联的视频输出信号的装置,和一个基于PC的处理器。用于合成视频输出信号的装置是由一个多通道几何畸变纠正器和一个用于有效地将局部图象合成一个整体(无“缝隙”)的一个动态过程的图象的同步器组成的,其特征在于其分辨率不少于3000×4000点的空间分辨率和对比度不低于宽格式X射线静止或者运动图象胶片上的图象;同时,所述纠正器同时通过ADC模块与视频摄像机的输出相连和通过视频标准转换器和RAM与PC的输入相连,而同步器通过其控制输入与至少最后的视频摄像机的同步输出相连,和通过它的控制输出与ADC模块的时钟输入相连,与所述纠正器的地址输入相连和与视频标准转换器的地址和控制同步输入相连。
申请公布号 CN1115873C 申请公布日期 2003.07.23
申请号 CN96180407.6 申请日期 1996.11.13
申请人 瑟吉·艾万诺维其·米偌仕尼柴克 发明人 瑟吉·艾万诺维其·米佑仕尼柴克;耶夫基尼·奥勒戈维其·吉勒科;弗拉帝米尔·弗拉帝米偌维其·库拉科夫;安德瑞·亚里历山德偌维其·列夫盖兹迈
分类号 H04N7/01 主分类号 H04N7/01
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 付建军
主权项 1.一个高清晰度电视系统,具有至少两个视频摄像机,一个模拟至数字转换器(ADC)模块,一个视频标准转换器,内部存储器(RAM),用于对与视频摄像机的输出相连的、和互联的视频输出信号进行同步的装置,和一个基于PC的中央处理器,其特征在于这样一个事实:视频输出合成器是基于一个多通道几何畸变纠正器和一个同步器;所述纠正器通过ADC模块与视频摄像机的输出相连,同时又通过视频标准转换器和RAM与PC的输入相连,而同步器通过其控制输入与至少一个视频摄像机的同步输出相连,同步器还通过其控制输出与ADC模块的时钟输入相连,与所述纠正器的地址输入相连,与视频标准转换器的地址和同步控制输入相连;其中,所述多通道几何畸变纠正器在每一个通道中有:在输入:-至少两个相同的计算电路,用于根据输入视频信号中图象的模拟点的初始坐标和纠正因子计算的结果,分别为视频输出信号的图象中的每一像素(点)产生沿水平方向和垂直方向的纠正坐标;-至少两个相同的用于数字视频输入信号的从存储器模块,作为读取关于视频输出信号的纠正点的数据的地址源与所述计算电路相连,而在输出:-一个反相器,放置在上述说明的同步器和所述存储器模块之一之间,和-一个输出复用器,用于将所述存储器模块的输出交替与上述视频标准转换器的输入和RAM相连;并且 每一个所述计算电路至少有:-一个具有固定阈值数字码的输入比较器,与一个ADC的输出相连,-一个解码器,与上述同步器的输入图象的点坐标的地址输出相连,并且有两个控制输入,-两个与逻辑电路,每一个与逻辑电路与所述比较器的输出相连和与同步器的控制输出相连,一个与逻辑电路与所述解码器的第一控制输出相连,另一个与逻辑电路与所述解码器的第二控制输出相连,-两个非挥发性RAM,其中:--控制输入独立的与相应与逻辑电路的输出相连和--地址和数据输入也独立的分别与上述同步器的地址输入相连;-一个解码器,与来自上述同步器的输入图象的每一点的一个坐标的地址输出相连(在处理中,与输入图象的每一点的一个坐标相应的信号被发送至第一计算电路的第一和第二非挥发性RAM的数据输入相连;与输入图象的每一点的第二个坐标相应的信号到达相同的RAM的地址输入,而以相反的顺序将所述信号送至第一和第二非挥发性RAM的相应输入,和被送至第二计算电路的解码器),-一个差分级,具有两个分别独立地与所述非挥发性RAM的数据输出相连的数据输入,-一个归一化器,用于将设置畸变图象的每一个点的坐标的信号的数字并行码整数除以设置非畸变光栅的一个几何尺寸(分别在一个计算电路中沿水平方向和在另一个计算电路沿垂直方向)的常数的数字码。-一个乘法器,用于将输入图象的每一点的一个归一化坐标的数字码乘以与这个坐标相应的畸变光栅的激活尺寸的数字码,-一个加法器,用于将表示畸变光栅的原点的坐标的数字码加以相同光栅中被处理点的坐标的当前增量,而每一个从存储器模块有:-两个输入复用器,每一个输入复用器被设计成产生输入图象和纠正图象的点坐标的相应数字码-RAM,用于将视频输入信号写至一个地址和从另一个地址读取纠正图象输出的视频信号。
地址 乌克兰基辅