发明名称 微电脑及电子机器
摘要 本发明系关于微电脑及电子机器。本发明之目的在于提供可以简单而且高速进行含符号之处理资料之扩充之微电脑。本发明之微电脑10具有:将被记忆于RAM 24之处理资料传送于所与之寄存器用之载入命令解释实行之 CPU 20。上述CPU 20包含:解读载入命令,输出资料读出位址信号之同时,输出对应上述处理资料之符号以及扩充形式之扩充控制信号之命令解读部40。经由上述CPU 20以及汇流排线被连接之扩充部50依据上述资料读出位址,对于由RAM 24被读出之处理资料,遵循上述扩充控制信号至规定之处理位元数止,进行零扩充以及符号扩充之至少其中一方之扩充处理,向CPU20输出。
申请公布号 TW541496 申请公布日期 2003.07.11
申请号 TW087104975 申请日期 1998.04.02
申请人 精工爱普生股份有限公司 发明人 工藤真;宫山芳幸;久保田哲
分类号 G06F9/22 主分类号 G06F9/22
代理机构 代理人 林志刚 台北市中山区南京东路二段一二五号七楼
主权项 1.一种微电脑,其特征为包含:对于处理资料,配合该资料大小解读为进行零扩充以及符号扩充之至少其中一方之扩充处理之载入命令,输出对应上述处理资料之大小以及上述扩充处理之形式之控制信号之命令解读手段,以及对于上述处理资料,遵循上述控制信号,进行至规定之处理位元数止之零扩充以及符号扩充之至少其中一方之扩充处理,而加以输出之扩充手段;前述扩充手段系包含需扩充电路及符号扩充前述处理资料的符号扩充电路,和根据前述控制信号,选择输出前述零扩充电路之输出或前述符号扩充电路的选择电路。2.一种微电脑,属于解释执行将被记忆于处理资料记忆手段之处理资料传送于所具有之暂存器用之载入命令,即包含特定传送处理资料以及其大小用之资料,以及将处理资料特定为零扩充、符号扩充之扩充形式的资料之上述载入命令之目的之微电脑,其特征为包含:解读上述载入命令之目的码,输出资料读出位址信号,同时,输出对应上述处理资料之大小以及扩充形式之控制信号的命令解读手段,以及依据上述资料读出位址信号,对于由上述处理资料记忆手段被读出之处理资料,遵循上述控制信号,进行至规定之处理位元数止之零扩充以及符号扩充之至少其中一方之扩充处理,而加以输出之扩充手段;前述扩充手段系包含需扩充电路及符号扩充前述处理资料的符号扩充电路,和根据前述控制信号,选择输出前述零扩充电路之输出或前述符号扩充电路的选择电路。3.如申请专利范围第2项记载之微电脑,其中:包含:记忆包含上述目的码之各种之目的码之第1记忆手段,以及上述处理资料对应于资料读出位址而被记忆之作为上述处理资料记忆手段之第2记忆手段,以及控制由上述第1记忆手段之目的码之读出之命令读出手段;上述第1以及第2记忆手段系连接于滙流排线;上述命令解读手段系:解读由上述第1记忆手段被读出之目的码,输出上述第2记忆手段之资料读出位址信号之同时,向上述扩充手段输出上述控制信号,上述扩充手段系:依据上述资料读出位址信号,将由上述第2记忆手段被读出之处理资料遵循上述控制信号,进行至规定之处理位元数止之零扩充以及符号扩充之至少其中一方之扩充处理以输出之。4.一种微电脑,属于将被记忆于资讯处理手段内部之第1暂存器之处理资料传送于资讯处理手段内部之第2暂存器用之载入命令,解释执行包含为特定传送处理资料之大小之资料,以及将处理资料为特定零扩充、符号扩充之扩充形式之资料的上述载入命令之目的码之微电脑,其特征为:包含:具备解读上述载入命令之目的码,由上述第1暂存器读出处理资料以输出,同时,输出对应上述资料之大小以及扩充形式控制信号之命令解读手段,以及对于由上述第1暂存器被读出之处理资料,遵循上述控制信号,进行至规定之处理位元数止之零扩充以及符号扩充之至少其中一方之扩充处理,而加以输出之扩充手段,被扩充处理之上述资料系写入第2暂存器;前述扩充手段系包含需扩充电路及符号扩充前述处理资料的符号扩充电路,和根据前述控制信号,选择输出前述零扩充电路之输出或前述符号扩充电路的选择电路。5.如申请专利范围第4项记载之微电脑,其中:包含:记忆包含上述目的码之各种目的码之第1记忆手段,以及控制由上述第1记忆手段之目的码之读出之命令读出手段,上述第1记忆手段系连接于滙流排线。6.一种微电脑,属于为传送被记忆于处理资料记忆手段之处理资料之第1载入命令,解释执行包含为特定传送处理资料以及其大小之资料,以及将处理资料为特定零扩充、符号扩充之扩充形式之资料的上述第1载入命令之第1目的码之同时,将被记忆于第1暂存器之处理资料,传送于资讯处理手段内部之第2暂存器之第2载入命令中,解释执行包含为特定传送处理资料之其大小之资料,以及将处理资料为特定零扩充、符号扩充之扩充形式之资料的上述第2载入命令之第2目的码之微电脑,其特征为:包含:记忆包含上述各目的码之各种目的码之第1记忆手段,以及上述处理资料被对应于资料读出位址而记忆,作为上述处理资料记忆手段之第2记忆手段,以及进行对于上述处理资料之扩充处理,而加以输出之扩充手段,以及控制由上述第1记忆手段之目的码之读出之命令读出手段,以及解读被读出之上述第1.第2之目的码之命令解读手段,以及作为上述第1以及第2暂存器之机能之复数之暂存器,上述命令解读手段系:解读上述第1之载入命令之第1目的码,输出上述第2记忆手段之资料读出位置信号,同时,输出对应上述处理资料之大小以及扩充形式之控制信号,解读上述第2之载入命令之第2目的码,读出由上述第1之寄存器来之处理资料,同时,输出对应上述处理资料之大小以及扩充形式之控制信号,上述扩充手段系:依据上述资料读出位址信号,对于由第2记忆手段被读出之处理资料,遵循上述扩充控制信号,进行至规定之处理位元数止之零扩充及符号扩充之至少其中一方之扩充处理,而加以输出之同时,对于由上述第1寄存器被读出之处理资料,遵循上述控制信号,进行至规定之处理位元数止之零扩充及符号扩充之至少其中一方之扩充处理,而加以输出,上述资讯处理手段系:将遵循上述第2载入命令被扩充处理之上述资料写入第2暂存器;前述扩充手段系包含需扩充电路及符号扩充前述处理资料的符号扩充电路,和根据前述控制信号,选择输出前述零扩充电路之输出或前述符号扩充电路的选择电路。7.如申请专利范围第1至第6项之其中之一记载之微电脑,其中系为精简指令集电脑方式者。8.如申请专利范围第1至第6项之其中之一记载之微电脑,其中系解读固定长度之命令,依据该命令进行实行处理者。9.一种电子机器,其特征为包含如申请专利范围第1至第6项之其中之一记载之微电脑者。图式简单说明:图1系说明本发明被适用之微电脑之合适之实施形态之机能方块图。图2A~图2F为被内藏于上述微电脑之扩充电路之具体构成之说明图。图3A为选择复数之扩充电路之输出用之多路转换器之说明图,图3B为其他实施形态之机能方块图。图4A~图4E为将载入命令以助记(mnemonic)形式表示之说明图。图5为将8位元处理资料做符号扩充、零扩充之情形之说明图。图6为将8位元处理资料做符号扩充、零扩充之情形之说明图。图7为本实施形态之微电脑之具体的机能方块图。图8为被使用于本实施之其他之实施形态之载入命令之说明图。
地址 日本