发明名称 包含存储器宏的半导体集成电路
摘要 提供一种半导体集成电路,通过在多个SRAM宏享冗余存储器宏来提高面积效率和补救效率。多个存储器宏1A1、1A2分别具有连接于字线WL1-WL32和位线上的存储单元阵列1A-3、和将存储单元阵列的故障位线置换成相邻的正常位线和冗余位线BLA65并将故障信息输出给冗余信号线RA的冗余电路,冗余存储器宏2A具有连接于冗余字线和冗余位线上的冗余存储单元阵列;和接受冗余信号线的故障信息后,将对应于应补救存储器宏的字线连接到冗余字线上,并将对应于正常存储器宏的字线从冗余字线上断开的第一字线连接电路。
申请公布号 CN1423284A 申请公布日期 2003.06.11
申请号 CN02151573.5 申请日期 2002.11.20
申请人 松下电器产业株式会社 发明人 车田希聪;赤松宽范
分类号 G11C11/34;G11C11/4078 主分类号 G11C11/34
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;王忠忠
主权项 1、一种半导体集成电路,具有多个存储器宏和补救上述多个存储器宏用的冗余存储器宏,其特征在于:上述多个存储器宏分别具备:连接于字线和位线上的存储单元阵列;和具有将上述存储单元阵列的故障位线置换为相邻的正常位线和冗余位线的装置,并将故障信息输出给冗余信号线的冗余电路,上述冗余存储器宏具备:连接于冗余字线和上述冗余位线上的冗余存储单元阵列;和接受上述冗余信号线的故障信息后,将对应于应补救存储器宏的字线连接到上述冗余字线上,并将对应于正常存储器宏的字线从上述冗余字线上断开的字线连接电路。
地址 日本大阪府