发明名称 锁相回路电路
摘要 一PLL电路包括电路(4、5),当连接至PLL电路之DC电源电位变动超过预定范围时发布警报。第一电位产生电路(22)产生高于DC电源稳态电位之第一电位。第二电位产生电路(24)产生低于DC电源稳态电位之第二电位。第一比较器电路(23)将DC电源局部最大电位与第一电位做比较。第二比较器电路(25)将DC电源局部最小电位与第二电位做比较。供应电路(26、27、29)以比较结果为基础,在局部最大电位高于第一电位及/或局部最小电位低于第二电位的情况下供应驱动电压至警报发布器(5)。
申请公布号 TW535361 申请公布日期 2003.06.01
申请号 TW090125206 申请日期 2001.10.11
申请人 电气股份有限公司 发明人 神谷浩
分类号 H03L7/00 主分类号 H03L7/00
代理机构 代理人 周良谋 新竹市东大路一段一一八号十楼
主权项 1.一种锁相回路电路,以所供应之第一讯号为基础产生具有预定频率及预定相位之第二讯号,该锁相回路电路包括:警报电路(4.5),在连接该锁相回路电路之直流电源之电位变动超过预定范围情况下发布一警报。2.根据申请专利范围第1项之锁相回路电路,其中该警报电路(4.5)包括:一警报发布器(5),藉由供应驱动电压发布警报;及一电压供应电路(4),在该变动超过预定范围之情况下供应电压至该警报发布器(5)。3.根据申请专利范围第2项之锁相回路电路,其中该电压供应电路包括:一警报电源(28),供应驱动电压;及一控制电路(22.23.24.25.26.27.29),控制驱动电压自该警报电源(28)供应至该警报发布器(5)。4.根据申请专利范围第3项之锁相回路电路,其中:该控制电路(22.23.24.25.26.27.29)包括:一第一电位产生器(22),产生高于该直流电源稳态电位之第一电位;一第二电位产生器(24),产生低于该直流电源稳态电位之第二电位;一第一比较器电路(23),萃取该直流电源变动电位之局部最大电位,将所萃取之局部最大电位与第一电位做比较;一第二比较器电路(25),萃取该直流电源变动电位之局部最小电位,将所萃取之局部最小电位与第二电位做比较;及一供应电路(26.27.29),以该第一比较器电路(23)所得之比较结果及该第二比较器电路(25)所得之比较结果为基础供应驱动电压至该警报发布器(5);其中该供应电路(26.27.29)在局部最大电位高于第一电位及/或局部最小电位低于第二电位的情况下供应驱动电压至该警报发布器(5)。5.根据申请专利范围第4项之锁相回路电路,其中分别设定第一电位及第二电位,定义第一电位与第二电位间的范围使其在该锁相回路电路可锁定第二讯号相位至预定相位之范围内。6.根据申请专利范围第5项之锁相回路电路,其中该警报发布器(5)包括发光二极体,藉由开启该发光二极体发布警报。图式简单说明:图1为根据本发明第一实施例锁相回路电路(PLL电路)之方块图;图2为包含于图1所示之PLL电路之检查电路方块图;图3所示为连接PLL电路之电源电位范例图;及图4为根据第二实施例PLL电路之方块图。
地址 日本